一种针对图数据处理的加速装置及方法

    公开(公告)号:CN119271851A

    公开(公告)日:2025-01-07

    申请号:CN202311585498.8

    申请日:2023-11-23

    Abstract: 本申请提供一种针对图数据处理的加速装置及方法,该装置包括至少一个处理单元,其中每个处理单元用于处理数据图中的更新边与模式图对应的匹配序列的匹配任务,以得到图匹配结果,例如因数据图的更新边而导致的新增的或减少的同构子图。本申请实施例提供的针对图数据处理的加速装置,通过基于模式感知的动态图匹配增量算法,避免了大量的无效探索和昂贵的同构测试开销。

    一种DRAM刷新方法、装置和系统

    公开(公告)号:CN107077882B

    公开(公告)日:2023-03-28

    申请号:CN201580001215.8

    申请日:2015-05-04

    Abstract: 一种DRAM刷新方法、装置和系统,通过在刷新指令中指定一个刷新块block中需要刷新的区域,从而实现对DRAM存储整列的指定位置进行刷新,该方法包括:DRAM刷新装置接收来自内存控制器的刷新指令,所述刷新指令包括待刷新的block的标识,以及用于指示待刷新的区域的刷新信息(S902),所述刷新指令用于指示所述DRAM刷新装置刷新所述待刷新的block中的所述待刷新的区域;所述DRAM刷新装置根据所述标识和所述刷新信息,生成所述待刷新的block中待刷新的bank行的地址(S904);所述DRAM刷新装置刷新所述待刷新的block中所述bank行的地址对应的位置(S906)。从而缩短了DRAM存储器的刷新时间,降低了刷新功耗,且使刷新操作更加灵活,保证数据完整性的前提下,节省了系统资源的消耗。

    内存访问技术及计算机系统

    公开(公告)号:CN109478168B

    公开(公告)日:2020-12-04

    申请号:CN201780043116.5

    申请日:2017-06-23

    Abstract: 一种内存访问技术及计算机系统(100),所述计算机系统(100)包括内存控制器(106)、介质控制器(110)以及与所述介质控制器(110)连接的非易失性内存NVM(112)。在接收所述内存控制器(106)发送的第一读命令之后,所述介质控制器(110)可以根据所述第一读命令中的第一地址从所述NVM(112)中读取第一数据。之后,所述介质控制器(110)能够根据所述内存控制器(106)发送的至少两个Send命令向所述内存控制器(106)返回固定长度的至少两个子数据块以及所述至少两个子数据块的元数据。其中,所述元数据中包含有用于指示对应的子数据块在所述第一数据中的偏移量的位置标识。所述内存控制器(106)根据所述至少两个子数据块的元数据中的位置标识将所述至少两个子数据块合并为所述第一数据。

    能降低功耗的电子装置及降低电子装置功耗的方法

    公开(公告)号:CN106406493B

    公开(公告)日:2020-04-28

    申请号:CN201510460607.2

    申请日:2015-07-30

    Abstract: 一种能降低功耗的电子装置及降低电子装置功耗的方法,所述电子装置包括处理器、易失性内存、及非易失性内存,所述非易失性内存存储第一操作系统,所述电子装置在第一工作模式和第二工作模式下工作;当所述电子装置处于所述第一工作模式时,第二操作系统在所述易失性内存中运行,在所述处理器侦测到所述电子装置达到预设的进入所述第二工作模式的条件时,开启所述非易失性内存,移动所述易失性内存中的非系统数据至所述非易失性内存中,所述非系统数据不包括所述第二操作系统,在所述非系统数据移动完成后,关闭所述易失性内存,在所述非易失性内存中运行所述第一操作系统,使所述电子装置进入所述第二工作模式。从而降低电子装置的功耗。

    图像识别加速器、终端设备及图像识别方法

    公开(公告)号:CN105989352B

    公开(公告)日:2019-08-20

    申请号:CN201510101155.9

    申请日:2015-03-06

    Abstract: 本申请揭示了一种图像识别加速器、终端设备及图像识别方法。图像识别加速器包括了降维处理模块、NVM以及图像匹配模块。在图像识别加速器进行图像识别的过程中,先由降维处理模块根据设置的降维参数γ降低第一图像数据的维度。NVM将降维后的第一图像数据中的各个数值的低ω位按照设置的第一电流I写入NVM中的第一存储区域,并将降维后的第一图像数据中的各个数值的高N‑ω位按照设置的第二电流写入NVM中的第二存储区域。其中,第一电流小于第二电流。从而,匹配模块可以确定所述NVM中存储的图像库中是否包含有与所述降维后的第一图像数据相匹配的图像数据。本发明实施例提供的图像识别加速器能够在降低终端设备的系统功耗的基础上保证图像识别的准确性。

    内存访问技术及计算机系统

    公开(公告)号:CN109478168A

    公开(公告)日:2019-03-15

    申请号:CN201780043116.5

    申请日:2017-06-23

    Abstract: 一种内存访问技术及计算机系统(100),所述计算机系统(100)包括内存控制器(106)、介质控制器(110)以及与所述介质控制器(110)连接的非易失性内存NVM(112)。在接收所述内存控制器(106)发送的第一读命令之后,所述介质控制器(110)可以根据所述第一读命令中的第一地址从所述NVM(112)中读取第一数据。之后,所述介质控制器(110)能够根据所述内存控制器(106)发送的至少两个Send命令向所述内存控制器(106)返回固定长度的至少两个子数据块以及所述至少两个子数据块的元数据。其中,所述元数据中包含有用于指示对应的子数据块在所述第一数据中的偏移量的位置标识。所述内存控制器(106)根据所述至少两个子数据块的元数据中的位置标识将所述至少两个子数据块合并为所述第一数据。

    存储系统、存储设备及硬盘调度方法

    公开(公告)号:CN107209712A

    公开(公告)日:2017-09-26

    申请号:CN201580001233.6

    申请日:2015-11-16

    Abstract: 本申请揭示了一种存储系统存储设备及硬盘调度方法。所述存储系统包括M个硬盘组、供电系统和控制器,M为不小于3的自然数。所述M个硬盘组中的每个硬盘组包括至少一个用于存储数据的硬盘,每个硬盘包括非激活状态、启动状态以及工作状态。所述供电系统为所述存储系统提供的电力支持所述M个硬盘组中的一个硬盘组处于工作状态以及另一个硬盘组处于启动状态。所述控制器连接所述M个硬盘组并用于控制所述M个硬盘组中的第一硬盘组中的硬盘处于工作状态以处理第一组业务请求,并在所述第一硬盘组中的硬盘处于工作状态时,控制所述M个硬盘组中的第二硬盘组中的硬盘从非激活状态转换到启动状态,第二硬盘组用于处理第二组业务请求。

    一种DRAM刷新方法、装置和系统

    公开(公告)号:CN107077882A

    公开(公告)日:2017-08-18

    申请号:CN201580001215.8

    申请日:2015-05-04

    Abstract: 一种DRAM刷新方法、装置和系统,通过在刷新指令中指定一个刷新块block中需要刷新的区域,从而实现对DRAM存储整列的指定位置进行刷新,该方法包括:DRAM刷新装置接收来自内存控制器的刷新指令,所述刷新指令包括待刷新的block的标识,以及用于指示待刷新的区域的刷新信息(S902),所述刷新指令用于指示所述DRAM刷新装置刷新所述待刷新的block中的所述待刷新的区域;所述DRAM刷新装置根据所述标识和所述刷新信息,生成所述待刷新的block中待刷新的bank行的地址(S904);所述DRAM刷新装置刷新所述待刷新的block中所述bank行的地址对应的位置(S906)。从而缩短了DRAM存储器的刷新时间,降低了刷新功耗,且使刷新操作更加灵活,保证数据完整性的前提下,节省了系统资源的消耗。

    一种平移非易失性存储器NVM的数据的方法及装置

    公开(公告)号:CN106326135A

    公开(公告)日:2017-01-11

    申请号:CN201510376718.5

    申请日:2015-06-30

    Abstract: 本发明提供了一种平移非易失性存储器NVM的数据的方法,包括:将动态随机存取存储器DRAM中存储的第一数据映射到非易失性存储器NVM的第一行地址,所述第一数据包括静态数据,所述静态数据为擦写频率小于预设频率的数据;记录映射后的NVM被擦写的次数;若所述映射后的NVM被擦写的次数大于或等于预设次数,则按照预设规则平移所述第一行地址中存储的所述第一数据。本发明还公开了一种平移非易失性存储器NVM的数据的装置。采用本发明,可减少NVM中存储数据的行地址的擦写次数,提高NVM的寿命。

    控制信号处理方法及装置、可变存储器

    公开(公告)号:CN104851454A

    公开(公告)日:2015-08-19

    申请号:CN201410050666.8

    申请日:2014-02-13

    Abstract: 本发明公开了控制信号处理方法及装置、可变存储器,本实施例的可变存储器接收控制总线信号时,所述控制总线信号中包括内存标识和内存芯片组标识;根据所述内存芯片组标识,确定与所述内存芯片组标识对应的内存芯片组;将所述控制总线信号发送给所述确定的内存芯片组;以使所述确定的内存芯片组根据所述控制总线信号中包括的内存标识,将所述控制总线信号发送给所述内存芯片组中与所述内存标识对应的内存芯片;根据本实施例的可变存储器的工作原理,使用与各个内存芯片组对应的片选信号作为路由选择信号的原理,减少了片选信号,降低存储器扩容的难度。

Patent Agency Ranking