边缘电场液晶显示面板

    公开(公告)号:CN107290902B

    公开(公告)日:2019-11-15

    申请号:CN201710486271.6

    申请日:2017-06-23

    发明人: 康镇玺 黄威

    IPC分类号: G02F1/1343

    摘要: 本发明提供一种边缘电场液晶显示面板,包括相对设置的第一基板和第二基板、以及夹设在第一基板和第二基板之间的液晶,所述第二基板包括第一电极、第二电极、以及设置在第一电极和第二电极之间的绝缘层,所述第一电极具有狭缝且狭缝末端呈弯折状;所述第一基板设有黑色矩阵、以及位于黑色矩阵之间的色层;所述第一基板和第二基板之间的预设盒厚为D;所述狭缝末端位于所述黑色矩阵所对应的位置,所述第一基板和第二基板在狭缝末端处的盒厚为d1,其余位置仍为预设盒厚D,其中,d1小于D。本发明通过多种改变局部像素区域盒厚,加强控制液晶恢复排列的电场,或减少阻碍液晶恢复的电场,改善液晶显示面板受按压产生的tracemura现象。

    一种显示装置
    5.
    发明公开

    公开(公告)号:CN109634010A

    公开(公告)日:2019-04-16

    申请号:CN201910001446.9

    申请日:2019-01-02

    发明人: 杨薇 黄威 张超

    IPC分类号: G02F1/1362 G09G3/36

    CPC分类号: G02F1/1362 G09G3/3648

    摘要: 本发明公开了一种显示装置,属于显示技术领域;显示装置包括显示面板、输出n条源极线的源极驱动电路、多路分用电路以及补偿电路;多路分用电路将源极驱动电路输出的数据信号以1:m的形式分时输送给AA区的m列数据线,多路分用电路中的选通开关与相应的数据线在相交叠的位置形成选通寄生电容;补偿电路包括仅一条补偿线,通过补偿线与数据线间形成的补偿电容补偿选通寄生电容的电荷;本发明的显示装置仅增设一条补偿线即可达到使各列像素受到的馈通电压均一的效果,可以解决选通开关关闭导致的显示不良问题,又可节省电路空间,减小补偿带来的额外功耗。

    液晶显示面板
    7.
    发明公开

    公开(公告)号:CN107507590A

    公开(公告)日:2017-12-22

    申请号:CN201710785480.0

    申请日:2017-09-04

    发明人: 黄威

    IPC分类号: G09G3/36

    CPC分类号: G09G3/3677 G09G3/3688

    摘要: 本发明提供一种液晶显示面板,包括括纵横交错的栅极线和数据线、以及像素区域,每个像素区域包括位于栅极线和数据线交叉处的TFT开关、以及位于像素区域内的像素电极;其中,定义沿栅极线延伸方向为行方向,每一行相邻两个TFT开关的源极均连接同一个数据线;假设连续四根栅极线,在一个时序时间的前一半时间内,前两根栅极线依序输入高电平,同时所有数据线在此时间段内也输入高电平;在一个时序时间的后一半时间内,后两根栅极线依序输入高电平,同时所有数据线在此时间段内也输入低电平。列反转的功耗低但显示效果不佳,点反转的显示效果好但功耗大,本发明用列反转实现点反转效果,综合两者优点,而又不用大肆改动像素设计,带来其他问题。

    一种液晶显示面板及其制造方法

    公开(公告)号:CN106940495A

    公开(公告)日:2017-07-11

    申请号:CN201710200402.X

    申请日:2017-03-30

    发明人: 叶纯 杨钰婷 黄威

    IPC分类号: G02F1/1339

    摘要: 本发明提供了一种液晶显示面板及其制造方法,包括相对设置的CF基板和TFT基板,CF基板和TFT基板之间涂有封框胶,在覆盖层上由外向内依次设置有隔垫物、主支撑柱和辅支撑柱,隔垫物高于主支撑柱,主支撑柱高于辅支撑柱,隔垫物远离封框胶的一侧设有第一沟槽;TFT基板上设置有像素阵列,其周边区域下降形成下陷区域,隔垫物顶部伸入下陷区域中并与该下陷区域表面相触形成密封。本发明隔垫物设计能够阻隔封框胶,同时与周边区域的像素阵列上的台阶配合形成盒内相对密闭空间,阻止外部水汽侵入,避免其污染LC造成周边显示不良。隔垫物上的开口形成盒内气体排出路径,有助于排净盒内水汽,防止污染盒内液晶,同时避免产生真空bubble。

    像素结构及其制造方法
    10.
    发明公开

    公开(公告)号:CN106896603A

    公开(公告)日:2017-06-27

    申请号:CN201710172821.7

    申请日:2017-03-22

    发明人: 黄威

    IPC分类号: G02F1/1362

    CPC分类号: G02F1/136213 G02F1/136227

    摘要: 本发明公开了一种像素结构及其制造方法,像素结构包括基板、位于该基板上的由下而上依次分布的第一金属层、第一绝缘层、半导体层、第二金属层、第二绝缘层、像素电极层,第一金属层刻蚀形成栅极和公共电极线,第二金属层刻蚀形成源极和漏极,第一绝缘层上开设有位于公共电极线上方的第一孔,第一孔与公共电极线之间存在第一绝缘层;第二绝缘层上开设有位于漏极上方的第二孔,形成像素电极层材料进入第一孔和第二孔内。本发明既能减小栅源电容Cgs,又能增加存储电容Cst,从而解决闪烁(flicker)的问题,结构简单,工艺容易实现,具有良好的应用前景。