-
公开(公告)号:CN101106323A
公开(公告)日:2008-01-16
申请号:CN200710023138.3
申请日:2007-06-06
Applicant: 南京大学
IPC: H02M3/07 , H03K19/094
Abstract: 本发明公开了一种电荷泵电路结构,包括辅助电荷泵、电平移位器和主电荷泵,辅助电荷泵为电平移位器提供次高电平(VDD),并用于改善主电荷泵低阶开关(P1,P2)控制时钟的摆幅,加速其启动过程;主电荷泵启动后又反过来为电平移位器提供最高电平(VCP),最终改善了主电荷泵高阶开关(P3,P4)控制时钟的摆幅。本发明能有效控制开关管的电导,提高电压增益,避免了高阶电荷泵通常遇到的低效率、启动时间长等缺陷,具有高电源增益,启动时间短等特征,并且适合于低电压应用环境。
-
公开(公告)号:CN101227298B
公开(公告)日:2010-06-02
申请号:CN200810019017.6
申请日:2008-01-09
Applicant: 南京大学
Abstract: 本发明公开了一种基于片上网络的路由器功耗模型,它将路由器操作根据功耗比重简化为写缓存、读缓存、横跨开关和横跨链路四个功耗环节,并且将动态功耗归因于当前数据片到来时触发的位反转活动,通过位反转活动来统计功耗,得到的路由器功耗模型。考虑到片上网络环境要求功耗模型的实现复杂度尽可能低,本发明可采用统计平均值取代瞬时采样值,得到功耗简化模型。针对五通道路由器结构给出了两种功耗模型的硬件实现方法,并且将简化模型引入到自适应路由算法中,实现了片上网络的功耗分布优化。本发明提出的路由器功耗模型,算法复杂度低,实现简单,适合于片上网络,可以用于片上网络的功耗性能统计、功耗分布优化、热保护等方面的研究和应用。
-
公开(公告)号:CN1901344A
公开(公告)日:2007-01-24
申请号:CN200610088387.6
申请日:2006-07-17
Applicant: 南京大学
Abstract: 本发明公开了一种脉宽调制器的电压基准电路,包括软启动电路、带隙基准电路和小电流充电电路,软启动电路给带隙基准电路提供合适的偏置,并使其顺利启动;带隙基准电路的基准信号VREF0输出端与小电流充电电路连接;小电流充电电路用得到的小电流对较大电容充电,使整个基准电路的输出信号VREF缓慢上升。本发明可以在很大程度上减小甚至完全消除DC/DC脉宽调制器系统上电时输出电压的超调量,并且可以使基准电压的电源抑制比(PSRR)性能大大提高。
-
公开(公告)号:CN100479307C
公开(公告)日:2009-04-15
申请号:CN200710023138.3
申请日:2007-06-06
Applicant: 南京大学
IPC: H02M3/07 , H03K19/094
Abstract: 本发明公开了一种电荷泵电路结构,包括辅助电荷泵、电平移位器和主电荷泵,辅助电荷泵为电平移位器提供次高电平(VDD),并用于改善主电荷泵低阶开关(P1,P2)控制时钟的摆幅,加速其启动过程;主电荷泵启动后又反过来为电平移位器提供最高电平(VCP),最终改善了主电荷泵高阶开关(P3,P4)控制时钟的摆幅。本发明能有效控制开关管的电导,提高电压增益,避免了高阶电荷泵通常遇到的低效率、启动时间长等缺陷,具有高电源增益,启动时间短等特征,并且适合于低电压应用环境。
-
公开(公告)号:CN101227298A
公开(公告)日:2008-07-23
申请号:CN200810019017.6
申请日:2008-01-09
Applicant: 南京大学
Abstract: 本发明公开了一种基于片上网络的路由器功耗模型,它将路由器操作根据功耗比重简化为写缓存、读缓存、横跨开关和横跨链路四个功耗环节,并且将动态功耗归因于当前数据片到来时触发的位反转活动,通过位反转活动来统计功耗,得到的路由器功耗模型。考虑到片上网络环境要求功耗模型的实现复杂度尽可能低,本发明可采用统计平均值取代瞬时采样值,得到功耗简化模型。针对五通道路由器结构给出了两种功耗模型的硬件实现方法,并且将简化模型引入到自适应路由算法中,实现了片上网络的功耗分布优化。本发明提出的路由器功耗模型,算法复杂度低,实现简单,适合于片上网络,可以用于片上网络的功耗性能统计、功耗分布优化、热保护等方面的研究和应用。
-
公开(公告)号:CN100514316C
公开(公告)日:2009-07-15
申请号:CN200710025077.4
申请日:2007-07-11
Applicant: 南京大学
IPC: G06F13/362
Abstract: 本发明公开了一种基于片上多处理器系统的动态自适应总线仲裁器,包括接口控制模块、随机数产生模块、动态“彩票”数产生模块、定时器模块和Lottery总线仲裁模块;随机数产生模块接收接口控制模块信号输出随机数的范围配置成各处理器对总线申请要求下的“彩票”总数;动态“彩票”数产生模块存储每个处理器所持的初始“彩票”数目,并响应于定时器模块所产生的中断信号的激活;Lottery总线仲裁模块根据各个处理器所持的“彩票”数目,来控制系统总线的使用优先权。本发明降低了算法复杂度,降低了各处理器的总线等待时间并且能更好地控制各处理器占据的总线带宽,提高了系统性能,对于片上多处理器系统的设计具有重要的参考价值。
-
公开(公告)号:CN101145140A
公开(公告)日:2008-03-19
申请号:CN200710025077.4
申请日:2007-07-11
Applicant: 南京大学
IPC: G06F13/362
Abstract: 本发明公开了一种基于片上多处理器系统的动态自适应总线仲裁器,包括接口控制模块、随机数产生模块、动态“彩票”数产生模块、定时器模块和Lottery总线仲裁模块;随机数产生模块接收接口控制模块信号输出随机数的范围配置成各处理器对总线申请要求下的“彩票”总数;动态“彩票”数产生模块存储每个处理器所持的初始“彩票”数目,并响应于定时器模块所产生的中断信号的激活;Lottery总线仲裁模块根据各个处理器所持的“彩票”数目,来控制系统总线的使用优先权。本发明降低了算法复杂度,降低了各处理器的总线等待时间并且能更好地控制各处理器占据的总线带宽,提高了系统性能,对于片上多处理器系统的设计具有重要的参考价值。
-
-
-
-
-
-