-
公开(公告)号:CN100479307C
公开(公告)日:2009-04-15
申请号:CN200710023138.3
申请日:2007-06-06
Applicant: 南京大学
IPC: H02M3/07 , H03K19/094
Abstract: 本发明公开了一种电荷泵电路结构,包括辅助电荷泵、电平移位器和主电荷泵,辅助电荷泵为电平移位器提供次高电平(VDD),并用于改善主电荷泵低阶开关(P1,P2)控制时钟的摆幅,加速其启动过程;主电荷泵启动后又反过来为电平移位器提供最高电平(VCP),最终改善了主电荷泵高阶开关(P3,P4)控制时钟的摆幅。本发明能有效控制开关管的电导,提高电压增益,避免了高阶电荷泵通常遇到的低效率、启动时间长等缺陷,具有高电源增益,启动时间短等特征,并且适合于低电压应用环境。
-
公开(公告)号:CN101227298A
公开(公告)日:2008-07-23
申请号:CN200810019017.6
申请日:2008-01-09
Applicant: 南京大学
Abstract: 本发明公开了一种基于片上网络的路由器功耗模型,它将路由器操作根据功耗比重简化为写缓存、读缓存、横跨开关和横跨链路四个功耗环节,并且将动态功耗归因于当前数据片到来时触发的位反转活动,通过位反转活动来统计功耗,得到的路由器功耗模型。考虑到片上网络环境要求功耗模型的实现复杂度尽可能低,本发明可采用统计平均值取代瞬时采样值,得到功耗简化模型。针对五通道路由器结构给出了两种功耗模型的硬件实现方法,并且将简化模型引入到自适应路由算法中,实现了片上网络的功耗分布优化。本发明提出的路由器功耗模型,算法复杂度低,实现简单,适合于片上网络,可以用于片上网络的功耗性能统计、功耗分布优化、热保护等方面的研究和应用。
-
公开(公告)号:CN101178608A
公开(公告)日:2008-05-14
申请号:CN200710191086.0
申请日:2007-12-07
Applicant: 南京大学
Abstract: 本发明公开了一种具有温度保护电路的低压差线性稳压器,包括带隙基准电路、误差放大器、输出缓冲级、PMOS功率管P1、反馈分压电阻R1、R2、温度保护电路和PMOS开关管P2,带隙基准电路经过误差放大器和输出缓冲级后与PMOS功率管P1连接;温度保护电路的一端与误差放大器的输入端连接,另一端与PMOS开关管P2连接,PMOS开关管P2的漏极与PMOS功率管P1的门极连接,反馈分压电阻R1的一端与PMOS功率管P1的漏极连接,另一端与误差放大器的输入端连接。本发明直接利用带隙基准电压的简单温度保护电路,提高了温度保护电路的灵敏度以及稳压器停止工作和重新恢复工作的温度范围的可设定性。
-
公开(公告)号:CN101106323A
公开(公告)日:2008-01-16
申请号:CN200710023138.3
申请日:2007-06-06
Applicant: 南京大学
IPC: H02M3/07 , H03K19/094
Abstract: 本发明公开了一种电荷泵电路结构,包括辅助电荷泵、电平移位器和主电荷泵,辅助电荷泵为电平移位器提供次高电平(VDD),并用于改善主电荷泵低阶开关(P1,P2)控制时钟的摆幅,加速其启动过程;主电荷泵启动后又反过来为电平移位器提供最高电平(VCP),最终改善了主电荷泵高阶开关(P3,P4)控制时钟的摆幅。本发明能有效控制开关管的电导,提高电压增益,避免了高阶电荷泵通常遇到的低效率、启动时间长等缺陷,具有高电源增益,启动时间短等特征,并且适合于低电压应用环境。
-
公开(公告)号:CN101071406A
公开(公告)日:2007-11-14
申请号:CN200710019710.9
申请日:2007-02-06
Applicant: 南京大学
IPC: G06F13/38
Abstract: 本发明公开了一种接口可配置的USB控制器,包含USB标准收发单元接口控制模块、端点(ENDPOINT)控制逻辑模块、控制状态机模块、可配置位宽的接口控制模块;USB标准收发单元接口控制模块接收从主机传来的数据包,并进行解析,在控制状态机模块的控制下将数据分发到各端点控制逻辑模块,并且通过接口控制模块与微处理器和FIFO(先进先出单元)进行通讯。本发明符合USB2.0规范要求,支持高达480Mbps的传输速率,它提供了可配置的微处理器接口和先进先出(FIFO)接口,能够以IP核的形式方便地与多种微控制器核相连接集成,并且也易于集成在AMBATM、VCITM、OCPTM等多种片上系统(SOC)体系架构中。
-
公开(公告)号:CN101808032A
公开(公告)日:2010-08-18
申请号:CN201010118584.4
申请日:2010-03-04
Applicant: 南京大学 , 中国电子科技集团公司第十四研究所
IPC: H04L12/56
Abstract: 本发明公开了一种面向静态XY路由算法的二维网格片上网络路由器优化设计方法,该方法分别对路由器的输入和输出通道进行优化设计,并根据路由器在网格中的不同位置,对其进行异构设计。在输入通道中,由于静态XY路由算法中南、北方向的输入通道不向东、西方向的输出通道发出请求,且任一输入通道都不产生回传请求,因此对各输入通道中的路由逻辑分别进行简化。在输出通道中,东、西方向输出通道只需处理2个输入通道的请求,而其余通道也只需处理4个输入请求。对于二维网格结构的NoC,位于网格边缘和拐角的路由器分别只需4对和3对输入、输出通道。本发明可以有效提高片上网络路由器的最大工作频率,减小其硬件开销,有着良好的应用价值。
-
公开(公告)号:CN100462986C
公开(公告)日:2009-02-18
申请号:CN200710132285.4
申请日:2007-09-13
Applicant: 南京大学
Abstract: 本发明公开了一种基于FPGA的LDPC编解码硬件仿真系统,该系统包括PC端控制软件和基于FPGA的硬件部分,硬件部分包括了PCI接口控制模块,随机数发生器,高斯噪声发生器,LDPC编/解码等主要模块。本发明基于FPGA硬件实现了对LDPC码的仿真研究,同时,该系统具有很好的可控性、可观测性和可重用性,并大大提高仿真速度(为软件仿真速度的300多倍),为更好地研究同类纠错码提供良好的实验环境。
-
公开(公告)号:CN1822510A
公开(公告)日:2006-08-23
申请号:CN200610037918.9
申请日:2006-01-23
Applicant: 南京大学
Abstract: 本发明公开了一种高速的减少存储需求的低密度校验码解码器,它包含参数结点计算单元VPU模块、校验结点计算单元CPU模块和控制逻辑模块;VPU模块接收待解码序列,存储该原始信息并开始迭代解码,在迭代解码过程中,CPU模块与VPU模块相互传递信息,各自进行行操作和列操作,并由CPU存储校验操作结果;控制逻辑模块对VPU模块和CPU模块的循环操作进行控制,并输出解码得到的合法码字。本发明针对移位LDPC码,充分利用最小和解码算法来降低存储需求以及高度并行来提高解码速率,节省了消息存储需求,达到了更快的解码速度和更高的吞吐率。
-
公开(公告)号:CN101808032B
公开(公告)日:2012-07-25
申请号:CN201010118584.4
申请日:2010-03-04
Applicant: 南京大学 , 中国电子科技集团公司第十四研究所
IPC: H04L12/56
Abstract: 本发明公开了一种面向静态XY路由算法的二维网格片上网络路由器优化设计方法,该方法分别对路由器的输入和输出通道进行优化设计,并根据路由器在网格中的不同位置,对其进行异构设计。在输入通道中,由于静态XY路由算法中南、北方向的输入通道不向东、西方向的输出通道发出请求,且任一输入通道都不产生回传请求,因此对各输入通道中的路由逻辑分别进行简化。在输出通道中,东、西方向输出通道只需处理2个输入通道的请求,而其余通道也只需处理4个输入请求。对于二维网格结构的NoC,位于网格边缘和拐角的路由器分别只需4对和3对输入、输出通道。本发明可以有效提高片上网络路由器的最大工作频率,减小其硬件开销,有着良好的应用价值。
-
公开(公告)号:CN101227298B
公开(公告)日:2010-06-02
申请号:CN200810019017.6
申请日:2008-01-09
Applicant: 南京大学
Abstract: 本发明公开了一种基于片上网络的路由器功耗模型,它将路由器操作根据功耗比重简化为写缓存、读缓存、横跨开关和横跨链路四个功耗环节,并且将动态功耗归因于当前数据片到来时触发的位反转活动,通过位反转活动来统计功耗,得到的路由器功耗模型。考虑到片上网络环境要求功耗模型的实现复杂度尽可能低,本发明可采用统计平均值取代瞬时采样值,得到功耗简化模型。针对五通道路由器结构给出了两种功耗模型的硬件实现方法,并且将简化模型引入到自适应路由算法中,实现了片上网络的功耗分布优化。本发明提出的路由器功耗模型,算法复杂度低,实现简单,适合于片上网络,可以用于片上网络的功耗性能统计、功耗分布优化、热保护等方面的研究和应用。
-
-
-
-
-
-
-
-
-