-
公开(公告)号:CN101221961B
公开(公告)日:2010-06-23
申请号:CN200810004549.2
申请日:2008-01-22
申请人: 友达光电股份有限公司
IPC分类号: H01L27/12 , H01L23/522 , H01L21/84 , H01L21/768 , G02F1/1362
摘要: 本发明提出一种像素结构及其制作方法,该像素结构包括:一基板、一浮置的遮光图案设于基板上、一绝缘层设于该基板与该遮光图案上、一数据线设于遮光图案的上方并对应遮光图案、一介电层设于数据线与绝缘层上,以及一第三层导电图案设置于介电层上。第三层导电图案包含一共通线及一共通图案,其中共通图案具有两支线,两支线之间具有一间隙,且此间隙位于数据线上方。本发明的像素结构利用第一导电图案的遮光图案遮蔽第二层导电图案的数据线两侧容易产生的漏光,并利用第三层导电图案的共通图案屏蔽像素电极与数据线,以避免像素电极与数据线之间产生寄生电容。
-
公开(公告)号:CN101526710A
公开(公告)日:2009-09-09
申请号:CN200910134576.6
申请日:2009-04-21
申请人: 友达光电股份有限公司
IPC分类号: G02F1/1362 , G02F1/1368 , G02F1/167 , H01L27/12
摘要: 本发明提供一种像素阵列及显示面板。所述像素阵列,其由多个像素单元所构成。每一像素单元包括第一扫描线、第二扫描线、第一数据线、第一开关元件、第二开关元件、第一像素电极以及第二像素电极。第一扫描线、第二扫描线以及第一数据线设置于基板上,以于基板上定义出第一像素区,且第一像素区具有第一、第二子像素区。第一开关元件与第二扫描线以及第一数据线电连接,并位于第一像素区的第一子像素区内。第二开关元件与第一扫描线以及第一开关元件电连接,并位于第一像素区的第一子像素区内。第一像素电极与第二像素电极分别位于第一像素区的第一及第二子像素区内,并且分别与第一以及第二开关元件电连接。
-
公开(公告)号:CN101487962B
公开(公告)日:2012-07-04
申请号:CN200910005633.0
申请日:2009-01-20
申请人: 友达光电股份有限公司
IPC分类号: G02F1/1362 , G09G3/36
摘要: 一种具窄型边框区结构的显示装置,其包含基板、多条数据线、多条栅极线、多条辅助栅极线以及驱动模块。基板具有影像显示区及边框区。多条数据线、多条栅极线与多条辅助栅极线设置于影像显示区,驱动模块设置于边框区。多条栅极线与多条数据线互相垂直,多条辅助栅极线则平行于多条数据线。每一条辅助栅极线电连接于对应栅极线。多条数据线与多条辅助栅极线以交错模式电连接于驱动模块。另公开一种驱动方法,将驱动模块所提供的多个栅极信号,经多条辅助栅极线馈入至多条栅极线。
-
公开(公告)号:CN101382715A
公开(公告)日:2009-03-11
申请号:CN200810169699.9
申请日:2008-10-20
申请人: 友达光电股份有限公司
IPC分类号: G02F1/1362 , G03F7/00 , G03F1/00 , H01L21/84 , H01L27/12
摘要: 本发明提供像素结构、显示面板、光电装置的制造方法。其中,所述像素结构的制造方法:首先,提供已形成有开关元件与存储电容器的基板。在基板上形成保护层。在保护层上形成图案化有机材料层,其中部分图案化有机材料层上形成有多个凸起图案并具有多个第一开口,以暴露出部分保护层。在图案化有机材料层上与被暴露出的部分保护层上形成反射层。在部分反射层上形成第一图案化光刻胶层,且第一图案化光刻胶层具有多个第二开口,以暴露出部分反射层。以第一图案化光刻胶层作为刻蚀光掩膜,以形成第一接触窗以及第二接触窗。移除第一图案化光刻胶层。在图案化有机材料层上形成一像素电极。
-
公开(公告)号:CN101604503A
公开(公告)日:2009-12-16
申请号:CN200910160472.2
申请日:2009-07-23
申请人: 友达光电股份有限公司
摘要: 一种显示装置及其显示驱动方法,此显示装置包括:多个像素、第一栅极线、第二栅极线、第三栅极线以及数据线。这些像素包括第一像素、第二像素及第三像素。第一栅极线、第二栅极线及第三栅极线分别与第一像素、第二像素及第三像素相电性耦接,用以决定是否开启第一像素、第二像素及第三像素。第一像素电性耦接至数据线以接收数据线所提供的显示数据,第二像素电性耦接至第一像素以经由第一像素而接收数据线所提供的显示数据,第三像素电性耦接至第二像素以经由第一像素与第二像素而接收数据线所提供的显示数据。本发明可使显示装置节省2/3及以上的数据线数目,使得显示装置的成本可得到进一步地降低;还可达成较佳的显示效果。
-
公开(公告)号:CN1832149A
公开(公告)日:2006-09-13
申请号:CN200610051490.3
申请日:2006-02-28
申请人: 友达光电股份有限公司
IPC分类号: H01L21/84 , H01L21/768 , H01L27/12 , H01L23/522 , G02F1/1362
摘要: 本发明关于一种薄膜晶体管阵列基板及其制造方法,该制造方法包含下列步骤:形成薄膜晶体管于基板的有源区域之上与接触垫于基板的外围区域之上。依序形成无机绝缘层与有机绝缘层覆盖薄膜晶体管与接触垫。图案化有机绝缘层。再以六氟化硫/氧气蚀刻未被有机绝缘层覆盖的无机绝缘层,以形成具有第一倾斜侧壁的第一接触窗于外围区域上及具有第二倾斜侧壁的第二接触窗于有源区域上,并残留部分的有机绝缘层于外围区域之上。其中该六氟化硫/氧气的流量比大致上介于0.33~0.42之间。形成图案化导体保护层于接触窗上。
-
公开(公告)号:CN101604503B
公开(公告)日:2011-03-23
申请号:CN200910160472.2
申请日:2009-07-23
申请人: 友达光电股份有限公司
摘要: 一种显示装置及其显示驱动方法,此显示装置包括:多个像素、第一栅极线、第二栅极线、第三栅极线以及数据线。这些像素包括第一像素、第二像素及第三像素。第一栅极线、第二栅极线及第三栅极线分别与第一像素、第二像素及第三像素相电性耦接,用以决定是否开启第一像素、第二像素及第三像素。第一像素电性耦接至数据线以接收数据线所提供的显示数据,第二像素电性耦接至第一像素以经由第一像素而接收数据线所提供的显示数据,第三像素电性耦接至第二像素以经由第一像素与第二像素而接收数据线所提供的显示数据。本发明可使显示装置节省2/3及以上的数据线数目,使得显示装置的成本可得到进一步地降低;还可达成较佳的显示效果。
-
公开(公告)号:CN101477285B
公开(公告)日:2010-10-13
申请号:CN200910007132.6
申请日:2009-02-09
申请人: 友达光电股份有限公司
IPC分类号: G02F1/1362 , G09G3/36
摘要: 本发明是关于一种显示装置与均化显示装置的负载效应的方法。所述显示装置包括基板、栅极线、数据线、栅极转接线,以及虚置栅极转接线。栅极线与数据线大体上互相垂直。各栅极转接线分别与一相对应的栅极线电连接,且各栅极转接线是位于一部分的两相邻的数据线之间并大体上与数据线平行设置。各虚置栅极转接线未与栅极线电连接,且各虚置栅极转接线是位于另一部分的两相邻的数据线之间并大体上与数据线平行设置,各所述虚置栅极转接线是传递一调整信号。
-
公开(公告)号:CN101221961A
公开(公告)日:2008-07-16
申请号:CN200810004549.2
申请日:2008-01-22
申请人: 友达光电股份有限公司
IPC分类号: H01L27/12 , H01L23/522 , H01L21/84 , H01L21/768 , G02F1/1362
摘要: 本发明提出一种像素结构及其制作方法,该像素结构包括:一基板、一浮置的遮光图案设于基板上、一绝缘层设于该基板与该遮光图案上、一数据线设于遮光图案的上方并对应遮光图案、一介电层设于数据线与绝缘层上,以及一第三层导电图案设置于介电层上。第三层导电图案包含一共通线及一共通图案,其中共通图案具有两支线,两支线之间具有一间隙,且此间隙位于数据线上方。本发明的像素结构利用第一导电图案的遮光图案遮蔽第二层导电图案的数据线两侧容易产生的漏光,并利用第三层导电图案的共通图案屏蔽像素电极与数据线,以避免像素电极与数据线之间产生寄生电容。
-
公开(公告)号:CN100371806C
公开(公告)日:2008-02-27
申请号:CN200510084854.3
申请日:2005-07-19
申请人: 友达光电股份有限公司
IPC分类号: G02F1/1339 , G02F1/133
摘要: 一种显示装置封胶区域图案及其形成方法。此方法包括下列步骤:首先,提供一第一基板以及一相对应于第一基板的第二基板。接着,形成一预定的材料层于该第一基板上。之后,形成一有机材料图案层于该预定的材料层上,其具有一锯齿状图案的开口而露出该预定的材料层,且位于该锯齿状图案的开口处的该有机材料图案层的侧壁与该预定的材料层表面之间,形成一预定角度的夹角。然后,将预定的封胶放置于第二基板上锯齿状开口相对位置或将预定的封胶于该锯齿状开口内,压合该第一基版与该第二基板,以使第一基板附着于该第二基板。
-
-
-
-
-
-
-
-
-