-
公开(公告)号:CN101086816A
公开(公告)日:2007-12-12
申请号:CN200710110302.4
申请日:2007-06-08
Applicant: 双叶电子工业株式会社
CPC classification number: G09G3/006 , G09G3/24 , G09G2300/0408 , G09G2300/0814 , G09G2310/0267
Abstract: 有源矩阵显示装置包括CPU;玻璃基板;以及形成于玻璃基板上的显示屏单元,所述显示屏单元包括一起安装的控制单元和显示部分。所述显示屏单元装备有数据输入端子;连接到所述CPU的时钟脉冲输入端子和数据锁存器端子;向其输入来自所述CPU的测试信号的测试端子;以及在输入所述测试信号时输出写入到所述显示部分的数据的数据输出端子。所述显示屏单元还可以配有:写入使能端子,用于接收写控制信号;以及空白端子,用于调整所述显示部分的亮度。
-
公开(公告)号:CN1783176B
公开(公告)日:2011-01-26
申请号:CN200510131513.7
申请日:2005-10-08
Applicant: 双叶电子工业株式会社
IPC: G09G3/20
CPC classification number: G09G3/22 , G09G3/2003 , G09G3/3225 , G09G2300/0465 , G09G2300/0814 , G09G2300/0842 , G09G2320/0666 , G09G2330/02
Abstract: 本发明提供一种高辉度、均匀发光的高密度有源矩阵荧光显示管,具有多个像素、多个扫描线和多个信号线。显示元件包括逻辑电路、保持单元、AND电路、前置驱动器电路和像素驱动器。逻辑电路由用于每个像素的行地址选择电路、输入数据和逻辑控制电路构成。保持单元驱动为每个像素而设的阳极。AND电路对保持在保持单元内的信号和来自输入数据信号线的消隐反向信号执行逻辑积。前置驱动器电路驱动前一级的输出晶体管。像素驱动器与连接在前置驱动器电路上的驱动器输出电路相一致。前置驱动器电路由增强型P沟道场效应晶体管和耗尽型P沟道场效应晶体管形成。
-
公开(公告)号:CN102737574A
公开(公告)日:2012-10-17
申请号:CN201210086316.8
申请日:2012-03-28
Applicant: 双叶电子工业株式会社
CPC classification number: H01J31/127 , G09G3/22
Abstract: 在Q-元阳极矩阵真空荧光显示器(VFD)中,逐个导通多个所选择的像素以根据显示信号顺序发光。每个所选择的像素选自待导通的Q个阳极段,以通过导通位置彼此相邻的第一栅格电极和第二栅格电极来发光。每个所选择的像素由包括如下像素的总共Q/2个阳极段形成:从距离所述第一栅格电极最近的位置开始顺序设置并且面对所述第二栅格电极的R个阳极段、以及从距离所述第二栅格电极最近的位置开始顺序设置并且面对所述第一栅格电极的(Q/2-R)个阳极段,R为范围从1到(Q/2-1)的整数。
-
公开(公告)号:CN102737574B
公开(公告)日:2015-07-08
申请号:CN201210086316.8
申请日:2012-03-28
Applicant: 双叶电子工业株式会社
CPC classification number: H01J31/127 , G09G3/22
Abstract: 在Q-元阳极矩阵真空荧光显示器(VFD)中,逐个导通多个所选择的像素以根据显示信号顺序发光。每个所选择的像素选自待导通的Q个阳极段,以通过导通位置彼此相邻的第一栅格电极和第二栅格电极来发光。每个所选择的像素由包括如下像素的总共Q/2个阳极段形成:从距离所述第一栅格电极最近的位置开始顺序设置并且面对所述第二栅格电极的R个阳极段、以及从距离所述第二栅格电极最近的位置开始顺序设置并且面对所述第一栅格电极的(Q/2-R)个阳极段,R为范围从1到(Q/2-1)的整数。
-
公开(公告)号:CN1783176A
公开(公告)日:2006-06-07
申请号:CN200510131513.7
申请日:2005-10-08
Applicant: 双叶电子工业株式会社
IPC: G09G3/20
CPC classification number: G09G3/22 , G09G3/2003 , G09G3/3225 , G09G2300/0465 , G09G2300/0814 , G09G2300/0842 , G09G2320/0666 , G09G2330/02
Abstract: 本发明提供一种高辉度、均匀发光的高密度有源矩阵荧光显示管,具有多个像素、多个扫描线和多个信号线。显示元件包括逻辑电路、保持单元、AND电路、前置驱动器电路和像素驱动器。逻辑电路由用于每个像素的行地址选择电路、输入数据和逻辑控制电路构成。保持单元驱动为每个像素而设的阳极。AND电路对保持在保持单元内的信号和来自输入数据信号线的消隐反向信号执行逻辑积。前置驱动器电路驱动前一级的输出晶体管。像素驱动器与连接在前置驱动器电路上的驱动器输出电路相一致。前置驱动器电路由增强型P沟道场效应晶体管和耗尽型P沟道场效应晶体管形成。
-
-
-
-