-
公开(公告)号:CN117854415A
公开(公告)日:2024-04-09
申请号:CN202410081628.2
申请日:2024-01-19
申请人: 合肥维信诺科技有限公司 , 维信诺科技股份有限公司
IPC分类号: G09G3/20
摘要: 本发明公开了一种栅极驱动电路及显示面板。栅极驱动电路包括输入模块、控制模块、第一输出模块和第二输出模块;输入模块用于响应第一时钟信号和第二时钟信号将输入信号输出;控制模块的第一控制端与输入模块连接,控制模块的输出端与第一输出模块的第二控制端连接,控制模块用于在产生栅极驱动信号的每一时段,响应第一控制端的电位输出第一反相电压,并响应第三时钟信号和第四时钟信号输出第二反相电压至第二控制端;第一输出模块用于基于第二反相电压导通或关断,并在导通时输出第一电压信号;第二输出模块用于基于第一反相电压导通或关断,并在导通时输出第二电压信号。本发明的技术方案提升了显示面板的显示效果。
-
公开(公告)号:CN117854414A
公开(公告)日:2024-04-09
申请号:CN202410081612.1
申请日:2024-01-19
申请人: 合肥维信诺科技有限公司 , 维信诺科技股份有限公司
IPC分类号: G09G3/20
摘要: 本发明公开了一种栅极驱动电路及显示面板。栅极驱动电路包括输入模块、控制模块、第一输出模块和第二输出模块;输入模块接入输入信号,输入模块用于响应第一时钟信号和第二时钟信号将输入信号输出;控制模块的第一控制端与输入模块连接,控制模块的输出端与第一输出模块的第二控制端连接,控制模块用于在产生栅极驱动信号的每一时段,响应第一控制端的电位输出第一电压信号或第二电压信号至第二控制端;第一输出模块用于根据第二控制端的电位导通或关断,并在导通时输出第一电压信号;第二输出模块与输入模块连接,第二输出模块用于响应第一控制端的电位输出第三时钟信号。本发明的技术方案提升了显示面板的显示效果。
-
公开(公告)号:CN117854416A
公开(公告)日:2024-04-09
申请号:CN202410084315.2
申请日:2024-01-19
申请人: 合肥维信诺科技有限公司 , 维信诺科技股份有限公司
摘要: 本发明公开了一种扫描驱动电路和显示面板,属于显示技术领域。扫描驱动电路包括:多个第一移位寄存器、多个传输控制模块和多个第二移位寄存器;第一移位寄存器用于对第一移位寄存器的输入端接入的信号进行移位并输出级传信号;其中,本级第一移位寄存器的输出端连接下一级第一移位寄存器的输入端;多个传输控制模块的输入端分别对应连接至少部分第一移位寄存器的输出端;传输控制模块用于在导通时输出级传信号;多个第二移位寄存器的输入端分别对应连接多个传输控制模块的输出端;第二移位寄存器用于根据第二移位寄存器的输入端接入的信号输出扫描信号。本发明实施例可以使显示面板支持分区多频显示功能。
-
公开(公告)号:CN112289269A
公开(公告)日:2021-01-29
申请号:CN202011194201.1
申请日:2020-10-30
申请人: 合肥维信诺科技有限公司
IPC分类号: G09G3/3233 , G09G3/3266 , G09G3/3283
摘要: 本发明实施例公开了一种像素电路及其控制方法和显示面板。该像素电路包括发光元件、驱动模块、数据写入模块、存储模块、补偿模块、第一发光控制模块、第二发光控制模块以及第一初始化模块;补偿模块连接于驱动模块的控制端和第二端之间;第一初始化模块连接于第一初始化信号线和驱动模块的第二端之间;其中,在数据写入阶段之前,第一发光控制模块、补偿模块以及第一初始化模块导通,第二发光控制模块关断。通过本发明实施例的技术方案,像素电路在数据写入阶段之前,使自第一电源的电流流过驱动模块以减轻驱动模块迟滞效应的同时保证发光元件不被点亮,改善了显示面板拖影的同时保证了显示面板的对比度。
-
公开(公告)号:CN118632586A
公开(公告)日:2024-09-10
申请号:CN202410741359.8
申请日:2024-06-07
申请人: 合肥维信诺科技有限公司 , 维信诺科技股份有限公司
IPC分类号: H10K59/131 , H10K59/121 , G02F1/1362
摘要: 本申请提供了一种阵列基板和显示面板,解决了现有技术中在阵列基板在边缘区的同行的两种信号线之间交叠导致的孔区边缘亮带的问题。阵列基板包括像素电路区、孔区和边缘区,边缘区位于像素电路区和孔区之间;阵列基板还包括基板、多个导电层和多个像素电路行,多个导电层叠置在基板一侧,多个像素电路行包括多个像素电路,且,像素电路行沿平行于基板的第一方向顺次排布;多个导电层包括:同层设置的多条第一信号线;同层设置的多条第二信号线;其中,连接至少部分边缘区的同一像素电路行的第一信号线和第二信号线在基板上的正投影不交叠。
-
公开(公告)号:CN117082924A
公开(公告)日:2023-11-17
申请号:CN202311222580.4
申请日:2023-09-20
申请人: 合肥维信诺科技有限公司 , 昆山国显光电有限公司
IPC分类号: H10K59/126 , H10K59/124 , H10K59/131 , H10K59/121 , G09G3/3233
摘要: 本发明公开了一种阵列基板及显示面板。阵列基板包括:衬底及位于衬底上的驱动电路层,驱动电路层中设置有像素电路和发光控制信号线,像素电路包括驱动晶体管、第一初始化晶体管和第一连接部,第一连接部连接于驱动晶体管的第一极与第一初始化晶体管之间;第一连接部与发光控制信号线在衬底上的正投影存在交叠部分;驱动电路层中设置的屏蔽部在衬底上的正投影与交叠部分存在交叠;屏蔽部所在的膜层位于发光控制信号线所在的膜层与第一连接部所在的膜层之间;和/或,第一连接部所在的膜层和发光控制信号线所在的膜层之间设置有至少一层有机绝缘层,和/或,两者之间的绝缘层厚度大于3微米。本发明的技术方案提升了显示面板的显示均一性。
-
公开(公告)号:CN112382235A
公开(公告)日:2021-02-19
申请号:CN202011389879.5
申请日:2020-12-01
申请人: 合肥维信诺科技有限公司
IPC分类号: G09G3/3208 , G09G3/3291 , G09G3/3266
摘要: 本发明实施例公开了一种像素电路及其控制方法、显示面板。像素电路包括:数据写入模块,数据写入模块用于将数据电压写入驱动模块的控制端;阈值补偿模块,连接于驱动模块控制端和第二端之间,阈值补偿模块包括双栅晶体管,用于对驱动模块的阈值电压进行补偿;漏电抑制模块,漏电抑制模块连接于双栅晶体管的双栅节点和初始化信号线之间,用于导通后将初始化信号线上的电压写入双栅节点,并通过阈值补偿模块对驱动模块的控制端以及存储模块进行初始化。本实施例的技术方案将初始化信号线上的电压写入双栅节点,从而抑制了双栅晶体管的漏电,避免了存储模块和驱动模块控制端的数据电压经阈值补偿模块漏电,保证了显示面板的低频显示效果。
-
-
-
-
-
-