-
公开(公告)号:CN117112135B
公开(公告)日:2024-09-03
申请号:CN202311086380.0
申请日:2023-08-25
申请人: 合芯科技有限公司 , 合芯科技(苏州)有限公司
摘要: 本申请公开了一种基于容器的芯片设计平台及平台架构方法,所述平台包括宿主机,以及布置在宿主机内的多个容器,将计算集群内各服务器设定为宿主机,根据用户运行芯片仿真任务所需目录大小为宿主机配置共享目录。容器通过开启容器镜像产生,容器镜像至少包括驱动程序、EDA设计软件、LSF客户端。多个容器相互连通,并分别与计算集群内的其他宿主机连通。LSF客户端用于接收用户提交的芯片仿真任务命令,实现芯片设计并输出芯片仿真任务结果,芯片仿真任务结果保存在共享目录中。本申请提供的基于容器的芯片设计平台计算资源有效使用率高、系统卡死和故障发生率低、芯片设计效率高,且适用于所有的服务器和各厂商开源操作系统。
-
公开(公告)号:CN117707857A
公开(公告)日:2024-03-15
申请号:CN202410167065.9
申请日:2024-02-06
申请人: 合芯科技(苏州)有限公司 , 合芯科技有限公司
IPC分类号: G06F11/14
摘要: 本申请涉及一种芯片研发数据备份方法、装置、计算机设备和存储介质。方法包括:获取位于待备份的源数据目录下的待备份芯片研发数据,以及各待备份芯片研发数据关联的元数据信息;按照用户信息表征的用户,对各待备份芯片研发数据进行分组处理,得到各用户分别对应的待备份数据;针对各待备份数据,获取各用户分别对应的白名单备份策略以及黑名单备份策略,并基于各待备份数据的元数据信息,获取与白名单备份策略相匹配的第一待备份数据,以及与黑名单备份策略相匹配的第二待备份数据;对第一待备份数据进行数据备份处理,以及取消对第二待备份数据的数据备份处理。采用本方法能够减少备份数据的数据量,进而提高芯片研发数据的备份效率。
-
公开(公告)号:CN116933703A
公开(公告)日:2023-10-24
申请号:CN202310875932.X
申请日:2023-07-17
申请人: 合芯科技(苏州)有限公司 , 合芯科技有限公司
IPC分类号: G06F30/3308 , G06F111/02
摘要: 本申请提供一种基于多平台的集成电路验证方法、系统、装置及存储介质。本申请通过自动化脚本将原厂商EDA工具和业界通用EDA工具进行结合,并将原厂商EDA工具的优先级设置的高于业界通用EDA工具,本申请仅通过一次完整的验证流程即可完成针对多种EDA工具的仿真验证。本申请解决了现有技术中在使用多种EDA工具进行芯片验证的过程中,一次只能使用一种EDA工具、时间周期长、操作流程复杂,整体的验证效率低下,并且无法自动地对不同的EDA工具所得到的仿真结果进行对比分析的问题。
-
公开(公告)号:CN117707857B
公开(公告)日:2024-05-24
申请号:CN202410167065.9
申请日:2024-02-06
申请人: 合芯科技(苏州)有限公司 , 合芯科技有限公司
IPC分类号: G06F11/14
摘要: 本申请涉及一种芯片研发数据备份方法、装置、计算机设备和存储介质。方法包括:获取位于待备份的源数据目录下的待备份芯片研发数据,以及各待备份芯片研发数据关联的元数据信息;按照用户信息表征的用户,对各待备份芯片研发数据进行分组处理,得到各用户分别对应的待备份数据;针对各待备份数据,获取各用户分别对应的白名单备份策略以及黑名单备份策略,并基于各待备份数据的元数据信息,获取与白名单备份策略相匹配的第一待备份数据,以及与黑名单备份策略相匹配的第二待备份数据;对第一待备份数据进行数据备份处理,以及取消对第二待备份数据的数据备份处理。采用本方法能够减少备份数据的数据量,进而提高芯片研发数据的备份效率。
-
公开(公告)号:CN117112135A
公开(公告)日:2023-11-24
申请号:CN202311086380.0
申请日:2023-08-25
申请人: 合芯科技有限公司 , 合芯科技(苏州)有限公司
摘要: 本申请公开了一种基于容器的芯片设计平台及平台架构方法,所述平台包括宿主机,以及布置在宿主机内的多个容器,将计算集群内各服务器设定为宿主机,根据用户运行芯片仿真任务所需目录大小为宿主机配置共享目录。容器通过开启容器镜像产生,容器镜像至少包括驱动程序、EDA设计软件、LSF客户端。多个容器相互连通,并分别与计算集群内的其他宿主机连通。LSF客户端用于接收用户提交的芯片仿真任务命令,实现芯片设计并输出芯片仿真任务结果,芯片仿真任务结果保存在共享目录中。本申请提供的基于容器的芯片设计平台计算资源有效使用率高、系统卡死和故障发生率低、芯片设计效率高,且适用于所有的服务器和各厂商开源操作系统。
-
公开(公告)号:CN117234711B
公开(公告)日:2024-05-07
申请号:CN202311134914.2
申请日:2023-09-05
申请人: 合芯科技(苏州)有限公司 , 合芯科技有限公司
IPC分类号: G06F9/50
摘要: 本发明提供了一种Flink系统资源动态分配方法、系统、设备及介质,所述方法包括:校验用户提交的计算任务请求是否满足直接创建任务条件;当满足时,将计算任务请求中的slot配置参数设为申请slot参数值;当不满足且任务参数数据库中存在相同任务类型的历史任务参数记录时,根据任务参数数据库获取申请slot参数值;当不满足且不存在相同任务类型的历史任务参数记录时,根据EDA工具获取申请slot参数值;根据申请slot参数值,创建与计算任务请求对应的计算任务并提交至任务处理服务器,并更新任务参数数据库。本发明有效规范用户合理使用计算集群的同时,还能对服务器资源进行智能化合理分配,使得服务资源利用最大化。
-
公开(公告)号:CN116561713B
公开(公告)日:2024-03-19
申请号:CN202310565305.6
申请日:2023-05-18
申请人: 合芯科技(苏州)有限公司 , 合芯科技有限公司
IPC分类号: G06F21/10
摘要: 本发明提供基于数据库的license动态调配管理方法及系统,该方法包括:定时周期性的对license信息进行采集;将license信息存储至数据库表;获取用户请求,基于用户请求调取数据库表中的license信息作为当前license,并基于当前license确定当前许可证功能总量、当前许可证功能使用量和当前许可证功能使用人;判断当前许可证功能总量、当前许可证功能使用量和当前许可证功能使用人是否满足许可使用条件,基于判断结果为EDA工具分配当前license。该方法实现了对license进行准确调控,保证了对license动态调配的时效性。
-
公开(公告)号:CN116629199B
公开(公告)日:2023-11-24
申请号:CN202310697030.1
申请日:2023-06-13
申请人: 合芯科技有限公司 , 合芯科技(苏州)有限公司
IPC分类号: G06F30/398 , G06F30/34
摘要: 本发明公开了一种电路原理图的自动修改方法、装置、设备及存储介质,通过获取用户输入的第一输入参数,其中,第一输入参数包括第一样板文件库和第一信号线名称;在确定第一输入参数输入正确,且基于第一样板文件库,获取对应的目标样板文件库后,获取目标样板文件库中的所有第一电路原理图;依次遍历所有第一电路原理图,获取并基于当前第一电路原理图对应的所有信号线名称参数,确定当前第一电路原理图中需要添加第一信号线后,获取并基于当前第一电路原理图中的需要添加第一信号线的信号线位置坐标,对当前第一电路原理图添加第一信号线,并保存第一电路原理图;与现有技术相比,本
-
公开(公告)号:CN116578434B
公开(公告)日:2023-10-20
申请号:CN202310542811.3
申请日:2023-05-15
申请人: 合芯科技(苏州)有限公司 , 合芯科技有限公司
摘要: 本发明提供一种IC设计平台的信息通知管理系统及方法,该系统,包括:信息捕捉模块、信息筛选模块和信息发送模块;信息捕捉模块设置在研发网络端,用于采集实时交互信息,在预设时间段内选取实时交互信息中的未读状态信息,将未读状态信息发送给信息筛选模块;信息筛选模块设置在研发网络端,用于利用敏感关键词规则库对未读状态信息进行敏感等级分析,基于敏感等级分析结果对未读状态信息进行脱密,并将脱密后的未读状态信息发送给信息发送模块;信息发送模块设置在办公网络端,用于接收脱密后的未读状态信息,并将脱密后的未读状态信息发送给信息接收者。该系统在建立了研发网络与办公网络之间的实时信息交互的同时保证了信息传输的安全性。
-
公开(公告)号:CN116629199A
公开(公告)日:2023-08-22
申请号:CN202310697030.1
申请日:2023-06-13
申请人: 合芯科技有限公司 , 合芯科技(苏州)有限公司
IPC分类号: G06F30/398 , G06F30/34
摘要: 本发明公开了一种电路原理图的自动修改方法、装置、设备及存储介质,通过获取用户输入的第一输入参数,其中,第一输入参数包括第一样板文件库和第一信号线名称;在确定第一输入参数输入正确,且基于第一样板文件库,获取对应的目标样板文件库后,获取目标样板文件库中的所有第一电路原理图;依次遍历所有第一电路原理图,获取并基于当前第一电路原理图对应的所有信号线名称参数,确定当前第一电路原理图中需要添加第一信号线后,获取并基于当前第一电路原理图中的需要添加第一信号线的信号线位置坐标,对当前第一电路原理图添加第一信号线,并保存第一电路原理图;与现有技术相比,本发明的技术方案能提高对电路原理图的修改效率。
-
-
-
-
-
-
-
-
-