SDH中支路时钟恢复中的抖动衰减处理装置

    公开(公告)号:CN1588837A

    公开(公告)日:2005-03-02

    申请号:CN200410053999.2

    申请日:2004-08-25

    IPC分类号: H04L7/10

    摘要: 一种SDH中支路时钟恢复中的抖动衰减处理装置,包括:弹性缓存的读/写控制电路,它包括先进先出的弹性缓存器、读地址产生器、写地址产生器和相位差采样电路;步长计算电路,它包括比特泄漏率选择器、码速调整步长选择器和加法器;数字频率综合器,包括加法器、加法器和寄存器。由于本发明采用全数字的方法实现支路时钟恢复抖动衰减处理,把恢复时钟的抖动减小到允许范围,这样由锁相环作进一步的抖动衰减,恢复出满足ITU-T标准的支路时钟。

    SDH中支路时钟恢复中的抖动衰减处理装置

    公开(公告)号:CN1268085C

    公开(公告)日:2006-08-02

    申请号:CN200410053999.2

    申请日:2004-08-25

    IPC分类号: H04L7/10

    摘要: 一种SDH中支路时钟恢复中的抖动衰减处理装置,包括:弹性缓存的读/写控制电路,它包括先进先出的弹性缓存器、读地址产生器、写地址产生器和相位差采样电路;步长计算电路,它包括比特泄漏率选择器、码速调整步长选择器和加法器;数字频率综合器,包括第二加法器、第三加法器和寄存器。由于本发明采用全数字的方法实现支路时钟恢复抖动衰减处理,把恢复时钟的抖动减小到允许范围,这样由锁相环作进一步的抖动衰减,恢复出满足ITU-T标准的支路时钟。