-
公开(公告)号:CN115800968A
公开(公告)日:2023-03-14
申请号:CN202211491795.1
申请日:2022-11-25
Applicant: 哈尔滨工业大学(威海)
Abstract: 本发明公开了一种基于时钟插补法的低抖动延时方法及系统,包括以下步骤:调节数字电路的时钟时序,得到用来驱动微处理器的存在相位差的多路时钟信号;利用所述时钟信号驱动微处理器对外部脉冲信号进行触发延时,得到延时输出信号;利用逻辑门对所述延时输出信号进行选择,得到低抖动延时信号;利用延时线芯片对所述延时信号输出的延时时间进行微调整,并输出调整后的所述低抖动延时信号。与现有技术方案对比,本发明所涉及的低抖动延时电路方案是一种数字电路的方法,其电路结构方案更为简单,体积较小,实现方式成本较低,并且通过该方法可以间接提高整个系统的时钟频率,从而降低延时信号的抖动。