一种带斩波稳定的ΣΔ型和SAR型混合型ADC

    公开(公告)号:CN109889199B

    公开(公告)日:2023-03-31

    申请号:CN201910126805.3

    申请日:2019-02-20

    Abstract: 本发明涉及CMOS集成电路设计领域,具体涉及一种带斩波稳定的ΣΔ型和SAR型混合型ADC。由ΣΔADC、SAR ADC、MSB/LSB组合逻辑组成;采用两级量化方式,由ΣΔADC对输入信号进行粗量化,产生的数字信号作为模数转换的高位MSB,ΣΔADC积分器模拟输出作为SAR ADC的输入,SAR ADC进行细量化,产生的数字信号作为模数转换的低位LSB。SAR ADC由N‑bit DAC、比较器部和逐次逼近寄存器部组成;N‑bit DAC部分具有乘2功能,采样输入信号时由两个相等的电容进行采样,位转换时只由一个电容完成。本发明有效地消除失调和低频噪声,获得极低的误差和漂移;并在传统的采样基础上,增加了对输入信号的采样控制开关,使得转换完成后积分器的输出范围满足后续SAR ADC输入范围的要求,适用于混合型ADC电路中。

    一种应用于电容式加速度计的可编程增益放大器

    公开(公告)号:CN110535442A

    公开(公告)日:2019-12-03

    申请号:CN201910881024.5

    申请日:2019-09-18

    Abstract: 本发明公开了一种应用于电容式加速度计的可编程增益放大器,属于MEMS惯性器件领域。采用开关电容结构,主要由开关,电容,可变电容阵列,运算放大器组成。通过分时复用、分时输出实现开关电容可编程增益放大器的连续信号输出,并实现全差分电路结构;通过相关双采样技术消除低频噪声和失调;可变电容阵列的n个电容呈指数分布,利用程序控制可变电容阵列来实现2n种不同的电容值,可变电容阵列选择采样电容而不是反馈电容,避免对放大器性能的影响。本发明可以实现2n种可调增益,大大提高了电路精度,能够适用于不同的电容式加速度传感器敏感结构,并实现多量程检测。

    一种应用于电容式加速度计的可编程增益放大器

    公开(公告)号:CN110535442B

    公开(公告)日:2024-02-06

    申请号:CN201910881024.5

    申请日:2019-09-18

    Abstract: 本发明公开了一种应用于电容式加速度计的可编程增益放大器,属于MEMS惯性器件领域。采用开关电容结构,主要由开关,电容,可变电容阵列,运算放大器组成。通过分时复用、分时输出实现开关电容可编程增益放大器的连续信号输出,并实现全差分电路结构;通过相关双采样技术消除低频噪声和失调;可变电容阵列的n个电容呈指数分布,利用程序控制可变电容阵列来实n现2种不同的电容值,可变电容阵列选择采样电容而不是反馈电容,避免对放大器性能的影响。本发明可以实现2n种可调增益,大大提高了电路精度,能够适用于不同的电容式加速度传感器敏感结构,并实现多量程检测。

    一种带斩波稳定的ΣΔ型和SAR型混合型ADC

    公开(公告)号:CN109889199A

    公开(公告)日:2019-06-14

    申请号:CN201910126805.3

    申请日:2019-02-20

    Abstract: 本发明涉及CMOS集成电路设计领域,具体涉及一种带斩波稳定的ΣΔ型和SAR型混合型ADC。由ΣΔADC、SAR ADC、MSB/LSB组合逻辑组成;采用两级量化方式,由ΣΔADC对输入信号进行粗量化,产生的数字信号作为模数转换的高位MSB,ΣΔADC积分器模拟输出作为SAR ADC的输入,SAR ADC进行细量化,产生的数字信号作为模数转换的低位LSB。SAR ADC由N-bit DAC、比较器部和逐次逼近寄存器部组成;N-bit DAC部分具有乘2功能,采样输入信号时由两个相等的电容进行采样,位转换时只由一个电容完成。本发明有效地消除失调和低频噪声,获得极低的误差和漂移;并在传统的采样基础上,增加了对输入信号的采样控制开关,使得转换完成后积分器的输出范围满足后续SAR ADC输入范围的要求,适用于混合型ADC电路中。

Patent Agency Ranking