一种直流B码传输延时补偿方法及装置

    公开(公告)号:CN112671491A

    公开(公告)日:2021-04-16

    申请号:CN202011438938.3

    申请日:2020-12-10

    IPC分类号: H04J3/06 H04J3/07

    摘要: 本发明公开了一种直流B码传输延时补偿方法,并识别直流B码的周期与码元,当B码周期的偏差小于B码周期偏差预设时间t、码元脉宽的偏差小于码元脉宽偏差预设时间t1时,提取直流B码的准时沿;提取直流B码的准时沿,并计算准时沿的时间间隔对应的计数值NS;生成超前直流B码准时沿预设时间t2的本地时间信号上升沿;设定延时补偿值ΔT;将设定的延时补偿值ΔT转换成计数值NΔT,将本地时间信号上升沿延时ΔN1计数值对应的时间,得到补偿脉冲;将生成的补偿脉冲与输入的直流B码做逻辑或,合成补偿后的直流B码;本发明的有益效果为通过调整B码准时沿,就能实现传输延时的补偿,达到被授时设备与授时设备的时间同步。

    一种直流B码传输延时补偿方法及装置

    公开(公告)号:CN112671491B

    公开(公告)日:2022-07-29

    申请号:CN202011438938.3

    申请日:2020-12-10

    IPC分类号: H04J3/06 H04J3/07

    摘要: 本发明公开了一种直流B码传输延时补偿方法,并识别直流B码的周期与码元,当B码周期的偏差小于B码周期偏差预设时间t、码元脉宽的偏差小于码元脉宽偏差预设时间t1时,提取直流B码的准时沿;提取直流B码的准时沿,并计算准时沿的时间间隔对应的计数值NS;生成超前直流B码准时沿预设时间t2的本地时间信号上升沿;设定延时补偿值ΔT;将设定的延时补偿值ΔT转换成计数值NΔT,将本地时间信号上升沿延时ΔN1计数值对应的时间,得到补偿脉冲;将生成的补偿脉冲与输入的直流B码做逻辑或,合成补偿后的直流B码;本发明的有益效果为通过调整B码准时沿,就能实现传输延时的补偿,达到被授时设备与授时设备的时间同步。

    一种网络模块与串行信号模块兼容的SFP接口电路

    公开(公告)号:CN109522255A

    公开(公告)日:2019-03-26

    申请号:CN201811552649.9

    申请日:2018-12-19

    IPC分类号: G06F13/38 G06F13/40 G06F13/42

    摘要: 一种网络模块与串行信号模块兼容的SFP接口电路,包括SFP接口电路;所述SFP接口电路包括模块类别识别电路、电源选择模块、电源滤波器、多路信号切换模块、串行信号变换电路、网络接口电路、网络接口辅助电路和SFP座接口。本发明采用将TTL接口、RS-232接口、RS-422接口、空接点接口、单模光纤接口和多模光纤模接口设计为与网络接口兼容的SFP类型模块,使并行使用上述接口的装置体积缩小,结构简化,易于实现,接口配置灵活可变,适应性增强。

    一种直流B码转换为电力系统串口时间报文的方法及其装置

    公开(公告)号:CN114138055B

    公开(公告)日:2024-03-15

    申请号:CN202111489469.2

    申请日:2021-12-08

    摘要: 本发明属于时间同步技术领域,具体涉及一种直流B码转换为电力系统串口时间报文的方法及装置。主旨在于解决传统方法采用CPU转换模式精度低、成本高的问题,本发明电力系统串口时间报文信号时间准确度可达到优于1μs。主要方案包括10倍频模块、码元识别模块、B码信息解析模块、秒准时沿提取模块、1PPS生成模块、时间修正模块、串口时间报文编码模块、串口时间报文发送模块、串行接口驱动电路。除串行接口驱动电路以外,其余模块均由FPGA实现。本发明采用FPGA实现直流B码转换为电力系统串口时间报文,实现高精度串口时间报文信号输出,不使用CPU,硬件架构简单,稳定可靠,成本低廉,装置可以做到小型化、模块化,应用灵活,扩展性好。

    一种直流B码转换为电力系统串口时间报文的方法及其装置

    公开(公告)号:CN114138055A

    公开(公告)日:2022-03-04

    申请号:CN202111489469.2

    申请日:2021-12-08

    摘要: 本发明属于时间同步技术领域,具体涉及一种直流B码转换为电力系统串口时间报文的方法及装置。主旨在于解决传统方法采用CPU转换模式精度低、成本高的问题,本发明电力系统串口时间报文信号时间准确度可达到优于1μs。主要方案包括10倍频模块、码元识别模块、B码信息解析模块、秒准时沿提取模块、1PPS生成模块、时间修正模块、串口时间报文编码模块、串口时间报文发送模块、串行接口驱动电路。除串行接口驱动电路以外,其余模块均由FPGA实现。本发明采用FPGA实现直流B码转换为电力系统串口时间报文,实现高精度串口时间报文信号输出,不使用CPU,硬件架构简单,稳定可靠,成本低廉,装置可以做到小型化、模块化,应用灵活,扩展性好。

    电力系统二次设备时间同步监测系统及监测方法

    公开(公告)号:CN102055544B

    公开(公告)日:2015-05-20

    申请号:CN201010581365.X

    申请日:2010-12-09

    IPC分类号: H04J3/06 H02J13/00

    CPC分类号: Y02B90/2638 Y04S40/124

    摘要: 本发明涉及工业自动化信息监测技术,其公开了一种电力系统二次设备时间同步监测系统,解决传统技术中二次设备时间精度低、稳定性差的问题。其技术方案的要点是:电力系统二次设备时间同步监测系统,包括厂站监控系统、网络交换机、二次设备单元,所述二次设备单元通过网络交换机连接厂站监控系统,该电力系统二次设备时间同步监测系统还包括时间同步采集装置和时间同步监测后台机;所述时间同步采集装置连接二次设备单元,所述时间同步监测后台机连接网络交换机和时间同步采集装置。此外,本发明还公开了一种电力系统二次设备时间同步监测方法。本发明适用于对各发电厂、变电站的二次设备时间监控。