-
公开(公告)号:CN113438568B
公开(公告)日:2023-01-24
申请号:CN202110721202.5
申请日:2021-06-28
申请人: 天津津航计算技术研究所
IPC分类号: H04Q11/00 , H04L47/6275
摘要: FC交换主机装置包括FC交换逻辑和CPU系统软件;FC交换逻辑由16个输入控制器、16个输出控制器、交换模块和PCIE控制器组成,可以实现16端口的FC交换。其中,输入控制器主要完成帧解析,输出控制器主要完成流控和发送,交换模块主要完成帧的调度,PCIE控制器主要完成帧交互以及寄存器连接。系统软件分为驱动程序模块、E端口模块、F端口模块和管理模块。驱动模块位于底层,主要进行初始化的工作,并为上层应用提供支持;E端口模块主要是完成交换机之间的互连登录;F端口模块和HBA的N端口交互完成登录功能;通过管理模块,用户可以;设置和查询端口状态、端口数据统计、出错统计、设置路由表、配置超时计数器等。
-
公开(公告)号:CN115237830A
公开(公告)日:2022-10-25
申请号:CN202210843637.1
申请日:2022-07-18
申请人: 天津津航计算技术研究所
摘要: 本发明涉及一种基于龙芯2K的VPX管理控制仲裁装置及方法,属于智能化管理控制及其国产化技术领域。本发明通过多总线多冗余的机制,可以实现B码时统信息的实时解码输出,视频和操控的多路切换输出,以及千兆以太网网络的互联互通。核心芯片采用自主可控的国产化设计,不受禁用影响;在无人值守时,仲裁装置可以实时监测外部主机模块的心跳,进行实时监控管理控制,实现从模块到应用的热备份以及快速响应的智能管理控制;所有的对外显示和操控输出,都由仲裁装置实现;外部主机模块只需要关心控制计算,而管理的任务集中到仲裁装置,任务分化到模块,减少了故障率。
-
公开(公告)号:CN108337844A
公开(公告)日:2018-07-27
申请号:CN201711312765.9
申请日:2017-12-12
申请人: 天津津航计算技术研究所
IPC分类号: H05K7/14 , H05K7/20 , G06F15/173 , G06F13/40
摘要: 本发明公开一种模块化高速VPX总线多刀片服务器机箱,该服务器机箱包括框架结构跟内部模块,所述框架结构由机箱壳体、前盖板、后盖板、风机、电源滤波器、电源开关、电源保险丝、圆形连接器、调试接口和机箱背板组成,易于装配及更换零部件;所述机箱壳体设置有若干槽,用于安装内部模块;服务器机箱内部模块采用VPX总线架构来构建服务器,刀片、时统模块、CPCI扩展模块、交换模块、VPX总线底板等均采用模块化设计,可以大大缩短维修、维护以及排故时间;同时,该服务器机箱实现了双星型网络架构,提高了服务器运行稳定性、可靠性以及刀片之间的数据吞吐量,整个系统总带宽可以达到200Gbps以上。
-
公开(公告)号:CN106788950A
公开(公告)日:2017-05-31
申请号:CN201611059293.6
申请日:2016-11-28
申请人: 天津津航计算技术研究所
摘要: 本发明涉及一种基于VPX架构的B码对时方法,属于精确对时技术领域。本发明的VPX架构中存在电源板、交换板和多块刀片主板,刀片间的精确同步和对时,是实现系统负载均衡的前提。B码的接收、守时电路是在交换板的FPGA上实现的,FPGA可以将输入进来的B码解码出年月日时分秒信息。同时FPGA提供PCIE接口连接到交换板的PCIE交换芯片上,该端口作为EP。交换板的CPU作为PCIE交换网络的RC,而刀片设置为NT模式。每个NT(刀片)当需要对时时,通过PCIE总线的NT端口向EP要当前的时间,取到的时间即是经过对时的系统时间。同时FPGA中预留了一个串行RapidIO接口,RapidIO交换机作为B码时统的冗余备份。B码对时方法,对时精度可以达到微秒级,在VPX体系中有很好的应用前景。
-
公开(公告)号:CN105406998A
公开(公告)日:2016-03-16
申请号:CN201510756009.X
申请日:2015-11-06
申请人: 天津津航计算技术研究所
IPC分类号: H04L12/24 , H04L1/22 , H04L1/00 , H04L12/801 , H04L29/06
CPC分类号: H04L41/0668 , H04L1/004 , H04L1/22 , H04L47/10 , H04L63/10
摘要: 本发明属于以太网技术领域,具体涉及一种基于FPGA的双冗余千兆以太网介质访问控制器IP核。所述IP核以单路以太网介质访问控制器IP核为基础,包含物理层接口模块、时钟管理模块、数据接收模块、数据发送模块、流量控制模块及双冗余网络管理等,以硬件切换模式代替原有的上层驱动程序控制切换模式。由于双冗余网络切换过程无需上层驱动程序干预,切换时间仅取决于FPGA的控制时钟周期及双冗余网络模块的控制逻辑,通过合理配置控制时钟并优化控制逻辑,可将双冗余网络切换时间由60~100ms降低至1~5ms,并显著提高双冗余以太网介质访问控制器的稳定性及可靠性。
-
公开(公告)号:CN117354446A
公开(公告)日:2024-01-05
申请号:CN202311284516.9
申请日:2023-10-07
申请人: 天津津航计算技术研究所
摘要: 本发明涉及一种通用型的显控适配装置,属于显控适配与视频服务器技术领域。该适配装置内部安装了智能操控模块、FC适配模块、电源模块和风扇模块等,作为一种通用型适配装置,在视频服务器领域具有很大的应用前景,不仅可以为视频服务器提高远程操控,还可以实现FC光纤视频到标准视频格式的转换,为视频服务器提供通用的显示操控功能。
-
公开(公告)号:CN115208843B
公开(公告)日:2023-06-30
申请号:CN202210825082.8
申请日:2022-07-13
申请人: 天津津航计算技术研究所
IPC分类号: H04L49/552 , H04L41/0803 , H04L41/0663
摘要: 本发明涉及一种板级国产交换机级联实现系统及方法,属于千兆网络通讯及国产化技术领域。本发明中两个交换芯片SF2507E通过GMAC口级联,可以配置2507E工作在SOC模式和非SOC模式,不同模式对应不同的级联实现方法。所有芯片采用自主可控的国产化设计,自主可控,不受禁用影响;同一个电路设计,可以实现两种不同的级联,冗余备份,大大提高了系统的可靠性;两个少端口交换机级联,实现多端口输出,大大降低了成本。
-
公开(公告)号:CN113490080A
公开(公告)日:2021-10-08
申请号:CN202110719241.1
申请日:2021-06-28
申请人: 天津津航计算技术研究所
摘要: 一种多端口FC交换主机的交换方法,光信号通过光模块转换成数字信号,再通过GTX通道,经过8b/10b译码,串行数据转换成16位的并行数据,并将其传入输入端。信号在输入端,经过字同步、帧解析等处理。一部分信号(如链路激活信号)经过处理不转发;一部分信号(如交换机登陆)转发给PCIE总线,并最终传送给上层软件处理;需要转发的数据(如1端口发送给16端口的数据),传送给交换模块。交换模块对需要转发的数据进行调度仲裁,转发至相应的端口。数据转发至某一接口的输出端,并行的数据通过GTX通道,并行数据变为串行数据,并最终通过光收发器转换成光信号发送出去。
-
公开(公告)号:CN108307129A
公开(公告)日:2018-07-20
申请号:CN201711312762.5
申请日:2017-12-12
申请人: 天津津航计算技术研究所
摘要: 本发明公开了一种基于FC-AV协议的多路光纤视频切换系统,该视频切换系统包括视频转光纤模块、光纤交换模块、光纤转视频模块,视频转光纤模块通过光纤与光纤交换模块连接,光纤交换模块通过光纤与光纤转视频模块连接,光纤转视频模块通过视频线缆与显控终端连接;该系统解决了视频显示领域多路多协议高速视频信号的远程传输问题,将高速视频无损传输的距离大大延长;实现了光纤视频在不同显示器上的快速实时切换功能,视频切换时间优于200ms,实现了视频高带宽、高可靠性、低延迟、远距离无损传输。该系统对于下一代多用途多终端显示设备实现本地画面远程传输显示和大型设施多位置显示终端显示信息的切换和共享具有重要意义。
-
公开(公告)号:CN108055478A
公开(公告)日:2018-05-18
申请号:CN201711364507.5
申请日:2017-12-18
申请人: 天津津航计算技术研究所
摘要: 本发明公开了一种基于FC‑AV协议的多路视频叠加传输方法,可采集多路视频源,通过缩放算法对每一路进行放大或缩小,进而调整前景在背景中的比例;并可通过配置参数,调节前景在背景中的位置;将前景图像融合到背景图像中,实现视频叠加融合。本发明方法基于FC‑AV协议将叠加视频封装为数据帧,通过光纤发送,实现了视频高带宽、高可靠性、低延迟、远距离的无损传输。
-
-
-
-
-
-
-
-
-