AD转换电路和摄像装置
    1.
    发明授权

    公开(公告)号:CN105122652B

    公开(公告)日:2018-08-28

    申请号:CN201480021141.X

    申请日:2014-03-13

    发明人: 萩原义雄

    IPC分类号: H03M1/56 H04N5/378

    摘要: AD转换电路具有:参照信号生成部,其生成根据由所述第1恒定电流源所输出的恒定电流而发生变化的参照信号;比较部,其执行模拟信号与所述参照信号的比较处理,在所述参照信号相对于所述模拟信号满足规定的条件的时机结束所述比较处理;时钟生成部,其根据由第2恒定电流源输出的恒定电流,输出基于从多个延迟单元输出的信号的下位相位信号;锁存部,其在所述比较处理结束的时机锁存所述下位相位信号;以及计数部,其对基于所述下位相位信号的时钟进行计数,所述第1恒定电流源输出由单位电流源根据偏置电压而输出的单位电流的m倍的电流,所述第2恒定电流源输出所述单位电流的n倍的电流,所述AD转换电路根据所述锁存部所锁存的所述下位相位信号和所述计数部的计数结果,输出与所述模拟信号对应的数字数据。

    AD转换电路和摄像装置
    2.
    发明授权

    公开(公告)号:CN102685408B

    公开(公告)日:2016-12-14

    申请号:CN201210057197.3

    申请日:2012-03-06

    发明人: 萩原义雄

    IPC分类号: H04N5/3745 H04N5/232

    CPC分类号: H04N5/378

    摘要: AD转换电路和摄像装置。具有:参照信号生成部;比较部;延迟电路;锁存部;运算电路;下位计数器,将第1下位计数信号作为计数时钟进行计数,输出第1上位用计数时钟,取得第1下位计数值,对构成第1下位计数值的各比特的值进行反转后,对第2下位计数信号进行同样处理;上位计数器,将构成从延迟电路输出的第1下位相位信号的1个输出信号作为计数时钟进行计数,进而根据第1上位用计数时钟进行计数,取得第1上位计数值,对构成第1上位计数值的各比特的值进行反转后,对构成从所述延迟电路输出的第2下位相位信号的1个输出信号进行同样处理,上位计数器具有数据保护功能,AD转换电路取得与第1模拟信号和第2模拟信号的差分对应的数字数据。

    摄像装置
    3.
    发明授权

    公开(公告)号:CN102625054B

    公开(公告)日:2016-09-07

    申请号:CN201210020105.4

    申请日:2012-01-21

    发明人: 萩原义雄

    CPC分类号: H04N5/378 H04N5/3658

    摘要: 本发明提供了一种摄像装置。该摄像装置可以包括:摄像部,其中设置有具有光电转换元件的单位像素,所述单位像素输出像素信号;基准信号生成部;比较部,其包括差分放大部及复位部,所述差分放大部将第一输入端子的电压与第二输入端子的电压进行比较;测量部,其测量所述比较部从比较开始到比较结束的比较时间;以及改变部,其在所述复位部的复位操作之后改变所述第一输入端子的电压,使得所述第一输入端子与所述第二输入端子之间的电压差成为确保所述比较部的比较动作的电压。

    摄像装置
    4.
    发明公开

    公开(公告)号:CN103312999A

    公开(公告)日:2013-09-18

    申请号:CN201310068684.4

    申请日:2013-03-05

    发明人: 萩原义雄

    摘要: 一种摄像装置,其电容元件(C3)的一端与被提供了参照信号(Ramp)的第2入力端(IN2)连接,在复位动作时,电容元件(C3)的另一端通过开关元件(SW2)与电压源(V1)连接,在复位动作结束后,电容元件(C3)的另一端与电压源(V2)连接。由此,在复位动作结束后,对第2输入端(IN2)的电压进行变更,使得第1输入端(IN1)与第2输入端(IN2)之间的电压差成为保证比较动作的电压。

    AD转换电路和摄像装置
    5.
    发明公开

    公开(公告)号:CN102685408A

    公开(公告)日:2012-09-19

    申请号:CN201210057197.3

    申请日:2012-03-06

    发明人: 萩原义雄

    IPC分类号: H04N5/3745 H04N5/232

    CPC分类号: H04N5/378

    摘要: AD转换电路和摄像装置。具有:参照信号生成部;比较部;延迟电路;锁存部;运算电路;下位计数器,将第1下位计数信号作为计数时钟进行计数,输出第1上位用计数时钟,取得第1下位计数值,对构成第1下位计数值的各比特的值进行反转后,对第2下位计数信号进行同样处理;上位计数器,将构成从延迟电路输出的第1下位相位信号的1个输出信号作为计数时钟进行计数,进而根据第1上位用计数时钟进行计数,取得第1上位计数值,对构成第1上位计数值的各比特的值进行反转后,对构成从所述延迟电路输出的第2下位相位信号的1个输出信号进行同样处理,上位计数器具有数据保护功能,AD转换电路取得与第1模拟信号和第2模拟信号的差分对应的数字数据。

    开关电路、采样保持电路以及固体摄像装置

    公开(公告)号:CN105308954B

    公开(公告)日:2018-09-07

    申请号:CN201480032123.1

    申请日:2014-08-07

    摘要: 开关电路具有:半导体层,其包括源极区域、漏极区域以及配置于所述源极区域和所述漏极区域之间的通道区域;栅极电极,其与所述通道区域对置配置;源极布线,其由导电率高于所述半导体层的第1材料形成,与所述源极区域相连接;漏极布线,其由导电率高于所述半导体层的第2材料形成,与所述漏极区域相连接;以及去耦布线,其由导电率高于所述半导体层的第3材料形成,配置于所述源极布线和所述漏极布线之间。根据所述栅极电极的电压,在第1期间内所述源极区域和所述漏极区域处于导通状态,在与所述第1期间不同的第2期间内,所述源极区域和所述漏极区域处于非导通状态。所述源极布线或所述漏极布线的电压在所述第2期间内变化。所述去耦布线的电压在所述第2期间内是恒定的。

    时间检测电路、AD转换器以及固体摄像装置

    公开(公告)号:CN103053115A

    公开(公告)日:2013-04-17

    申请号:CN201180037919.2

    申请日:2011-05-31

    发明人: 萩原义雄

    IPC分类号: H03M1/12 H04N5/374 H04N5/378

    摘要: 本发明的时间检测电路具有:延迟部(30),其具有使输入信号(Start P)延迟后输出的多个延迟单元(DU),并在与第一脉冲的输入相关的第一定时开始动作;锁存部(33),其对所述多个延迟单元(DU)的逻辑状态进行锁存;计数部(34),其根据从所述多个延迟单元中的任意一个(DU[7])输出的时钟(CK7)进行计数;以及锁存控制部(32),其在与第二脉冲的输入相关的第二定时使所述锁存部(33)有效,在从所述第二定时起经过了规定时间的第三定时,使所述锁存部(33)执行锁存。由于构成锁存部(33)的锁存电路(D_0~D_6)在输入第二脉冲为止(被检测时间的期间)维持无效状态(保持状态),所以能够减少锁存部(33)的消耗电流。

    AD转换电路和摄像装置
    8.
    发明公开

    公开(公告)号:CN103002213A

    公开(公告)日:2013-03-27

    申请号:CN201210330027.8

    申请日:2012-09-07

    发明人: 萩原义雄

    IPC分类号: H04N5/232

    摘要: AD转换电路和摄像装置。上位计数器(101)将构成从延迟电路输出的第1下位相位信号的1个输出信号作为计数时钟进行计数,取得第1上位计数值。对构成第1上位计数值的各比特的值进行反转后,上位计数器(101)将构成从延迟电路输出的第2下位相位信号的1个输出信号作为计数时钟进行计数,进而根据从下位计数器(104)输出的上位用计数时钟进行计数,取得第2上位计数值。变更部(103)在切换上位计数器(101)的计数时钟时,将计数时钟的逻辑状态变更为规定状态。

    AD转换电路和摄像装置
    9.
    发明公开

    公开(公告)号:CN102832936A

    公开(公告)日:2012-12-19

    申请号:CN201210193330.8

    申请日:2012-06-12

    发明人: 萩原义雄

    IPC分类号: H03M1/12 H04N5/3745

    摘要: 本发明提供AD转换电路和摄像装置。斜波部(19)生成随着时间经过而增大或减小的参照信号。比较部(109)对作为AD转换对象的模拟信号和参照信号进行比较,在参照信号相对于所述模拟信号满足规定条件的定时,结束比较处理。主计数部(18)进行计数并输出计数值。锁存部(108)在与第1模拟信号的比较处理的结束对应的第1定时对第1计数值进行锁存后,在与第2模拟信号的比较处理的结束对应的第2定时对第2计数值进行锁存。列计数部(103)根据构成保持在锁存部(108)中的第1计数值的各比特的值而设定了初始值后,依次对构成保持在锁存部(108)中的第2计数值的各比特的值进行计数。

    数据处理方法和固体摄像装置

    公开(公告)号:CN102148942A

    公开(公告)日:2011-08-10

    申请号:CN201110033978.4

    申请日:2011-01-31

    发明人: 萩原义雄

    IPC分类号: H04N5/341 H04N5/378

    CPC分类号: H01L27/146 H03K21/00

    摘要: 本发明涉及数据处理方法和固体摄像装置。提供了一种数据处理方法,其可以包括以下步骤:以第一模式对多个时钟信号中的一个进行计数,以第一模式对基于预定数量的多个时钟信号的时钟信号进行计数,每当计数值变为预定值时,输出时钟信号,以第一模式对时钟信号进行计数,将所计数的值视为初始值并以第二模式对时钟信号中的一个进行计数,将所计数的值视为初始值,以第二模式对基于预定数量的所述多个时钟信号的时钟信号进行计数,并且每当计数值变为预定值时,输出这些时钟信号,以第二模式对这些时钟信号进行计数,并输出以第二模式的计数值,作为第一数据信号与第二数据信号之间的差分数据。