-
公开(公告)号:CN104169863B
公开(公告)日:2018-01-26
申请号:CN201380006451.X
申请日:2013-01-21
申请人: 恩德莱斯和豪瑟尔两合公司
CPC分类号: G06F3/05 , G01F1/34 , G01F23/14 , G06F1/324 , H03M1/1255 , Y02D10/126
摘要: 专用集成电路(ASIC)(1)包括:具有模数转换器(ADCi)(12)的模拟输入(11),至少一个数字信号处理器(DSP)(13),其具有输入寄存器(14)和输出寄存器(15),其中模数转换器(ADC)以采样频率(fSi)采样并数字化依赖测量变量的当前值的输入信号(Si),并且以输出频率(fSD‑out‑i)将经数字化的信号(SDi)提供给数字信号处理器的输入寄存器,其中数字信号处理器(DSP)处理经数字化的信号(SDi)以形成m个调适的信号(SPj),并且将信号(SPj)提供给数字信号处理器(DSP)的输出寄存器,其中数字信号处理器具有时钟频率(fDSP),其中,所述信号(SPj)能够以输出频率fSP‑out‑j)被输出或被读出,其中根据本发明各频率(fSD‑out‑i、fDSP、FSP‑ou‑j)当中的一个或多个可变,尤其是与所述频率中的其它频率无关地可变。
-
公开(公告)号:CN104169863A
公开(公告)日:2014-11-26
申请号:CN201380006451.X
申请日:2013-01-21
申请人: 恩德莱斯和豪瑟尔两合公司
CPC分类号: G06F3/05 , G01F1/34 , G01F23/14 , G06F1/324 , H03M1/1255 , Y02D10/126
摘要: 专用集成电路(ASIC)(1)包括:具有模数转换器(ADCi)(12)的模拟输入(11),至少一个数字信号处理器(DSP)(13),其具有输入寄存器(14)和输出寄存器(15),其中模数转换器(ADC)以采样频率(fSi)采样并数字化依赖测量变量的当前值的输入信号(Si),并且以输出频率(fSD-out-i)将经数字化的信号(SDi)提供给数字信号处理器的输入寄存器,其中数字信号处理器(DSP)处理经数字化的信号(SDi)以形成m个调适的信号(SPj),并且将信号(SPj)提供给数字信号处理器(DSP)的输出寄存器,其中数字信号处理器具有时钟频率(fDSP),其中,所述信号(SPj)能够以输出频率fSP-out-j)被输出或被读出,其中根据本发明各频率(fSD-out-i、fDSP、FSP-ou-j)当中的一个或多个可变,尤其是与所述频率中的其它频率无关地可变。
-