-
公开(公告)号:CN110225073A
公开(公告)日:2019-09-10
申请号:CN201910159214.6
申请日:2019-03-01
申请人: 恩智浦有限公司
发明人: 维巴胡·夏尔马 , 胡伯特斯·杰拉德斯·亨德里克斯·维梅伦
摘要: 公开一种用于将容错主动地提供到车辆网络的装置。该装置包括用于从该车辆网络的多个网络组件收集性能数据的第一接口,以及用于将重新配置指令发送到该多个网络组件的第二接口。该装置还可以包括用于存储该所收集性能数据的数据库、用于基于该所存储性能数据来计算该多个网络组件中的网络组件的故障概率的处理器。
-
-
公开(公告)号:CN105140979A
公开(公告)日:2015-12-09
申请号:CN201510249955.5
申请日:2015-05-15
申请人: 恩智浦有限公司
发明人: 阿杰伊·卡谱 , 拉尔夫·马尔察恩 , 维巴胡·夏尔马 , 何塞·德耶苏·皮内达德吉沃兹 , 皮特·蒂林格
摘要: 一种系统,包括:电压转换器,配置为将来自电源的电压转换到不同电压;存储器,所述存储器耦合到电压转换器;电平位移器,所述电平位移器耦合在存储器和数字逻辑电路之间;其中来自存储器的泄露电流存储在数字逻辑电路中的电容中,其中电压转换器还耦合到存储器和数字逻辑电路之间的节点,和其中电压转换器被配置为:监控节点处的电压,其中节点具有所需要的工作电压值;和当节点处的电压不同于所需要的工作电压值时调整节点处的电压。
-
-
公开(公告)号:CN107797822A
公开(公告)日:2018-03-13
申请号:CN201710770381.5
申请日:2017-08-31
申请人: 恩智浦有限公司
CPC分类号: G06F21/572 , G06F8/65 , G06F9/445 , G06F21/57 , G06F21/575 , H04L9/32 , H04L9/3242 , H04L9/3247 , H04L9/3263 , H04L63/123 , H04W12/0023 , G06F8/71 , G06F21/44 , G06F21/46
摘要: 本发明涉及一种设备,其包括:固件认证元件,所述固件认证元件被配置成基于所接收固件和预定密码认证信息来提供对所述所接收固件的基于密码的认证,从而控制多个处理器中的任一处理器对所述所接收固件的执行。
-
公开(公告)号:CN105487596A
公开(公告)日:2016-04-13
申请号:CN201510631519.4
申请日:2015-09-29
申请人: 恩智浦有限公司
IPC分类号: G06F1/04
CPC分类号: G06F1/10 , H03K5/159 , H03K19/094
摘要: 本公开的方面涉及操作基于时间的电路。如结合一个或多个实施例可实现的,一种装置和/或方法涉及检测在相应的时钟域中操作的电路的定时特性,每个电路包括由至少一个时钟信号路径经过的半导体体区。以相应偏置电平来偏置相应半导体体区,该相应偏置电平基于所检测到的经过正被偏置的半导体体区的时钟信号路径的定时特性。
-
公开(公告)号:CN105450201A
公开(公告)日:2016-03-30
申请号:CN201510608613.8
申请日:2015-09-22
申请人: 恩智浦有限公司
IPC分类号: H03K3/037
CPC分类号: H03K3/0372 , H03K3/011 , H03K3/0375 , H03K3/35625
摘要: 一种抗故障触发器。公开了一种包括从属锁存器(30)和主锁存器(20)的触发器(10)。从属锁存器和主锁存器的每一个包括一对交叉耦合的逻辑门(21,22,31,32)。从属锁存器或主锁存器(30,20)的交叉耦合连接包括布置为减小触发器(10)对于电流注入的灵敏度的电阻元件(8,9,11,12)。
-
公开(公告)号:CN105048998A
公开(公告)日:2015-11-11
申请号:CN201510162339.6
申请日:2015-04-08
申请人: 恩智浦有限公司
IPC分类号: H03K3/012
CPC分类号: H03K3/012 , H03K3/35625
摘要: 描述了一种锁存电路和一种操作锁存电路的方法的实施例。在一个实施例中,锁存电路包括:输入端子,配置为接收输入数据信号;开关单元,配置为控制输入数据信号的施加;第一反相器电路,与所述开关单元相连,其中所述第一反相器电路包括第一交叉耦合反相器对;以及第二反相器电路,通过所述开关单元与所述第一反相器电路相连。第二反相器电路包括第二交叉耦合反相器对和两个晶体管装置。第二交叉耦合反相器对的每一个反相器通过相应的晶体管装置与电压轨相连。两个晶体管装置各自与位于开关单元和第一反相器电路或第二反相器电路之间的节点相连。还描述了其他实施例。
-
公开(公告)号:CN104617925A
公开(公告)日:2015-05-13
申请号:CN201410592962.0
申请日:2014-10-29
申请人: 恩智浦有限公司
IPC分类号: H03K3/3562
CPC分类号: H03K3/35625 , H03K3/012 , H03K3/0372 , H03K3/356104 , H03K3/356156
摘要: 一种锁存电路,基于主从交叉耦合的反相器对配置。从电路的反相器耦合至高电压轨和低电压轨,其中对于两个反相器中的每一个,通过电阻性元件来实现与电压轨之一的耦合。这种电路设计无需内部时钟缓冲器,并实现了单相时钟控制,因此不需要内部时钟信号反转。可以以低功率来实现该电路,当输入数据信号和输出数据信号相同时,不存在针对冗余转变的动态功耗。
-
公开(公告)号:CN105140979B
公开(公告)日:2019-05-07
申请号:CN201510249955.5
申请日:2015-05-15
申请人: 恩智浦有限公司
发明人: 阿杰伊·卡谱 , 拉尔夫·马尔察恩 , 维巴胡·夏尔马 , 何塞·德耶苏·皮内达德吉沃兹 , 皮特·蒂林格
摘要: 一种系统,包括:电压转换器,配置为将来自电源的电压转换到不同电压;存储器,所述存储器耦合到电压转换器;电平位移器,所述电平位移器耦合在存储器和数字逻辑电路之间;其中来自存储器的泄露电流存储在数字逻辑电路中的电容中,其中电压转换器还耦合到存储器和数字逻辑电路之间的节点,和其中电压转换器被配置为:监控节点处的电压,其中节点具有所需要的工作电压值;和当节点处的电压不同于所需要的工作电压值时调整节点处的电压。
-
-
-
-
-
-
-
-
-