-
公开(公告)号:CN118312444A
公开(公告)日:2024-07-09
申请号:CN202311165588.1
申请日:2023-09-11
申请人: 慧荣科技股份有限公司
摘要: 本发明涉及一种借助非平衡表区域来进行一预定通信架构中一存储器装置的数据存取管理的方法、存储器装置的存储器控制器、存储器装置以及电子装置。该方法包含:利用一存储器控制器来透过一传输接口电路自一主机装置接收一第一命令,其中第一命令携带与待写入之第一数据相关的第一资讯;对第一资讯进行一第一检查操作来产生一第一判断结果;根据第一判断结果以及至少一预定规则来决定多个主动区块中的一择取主动区块;以及利用择取主动区块来接收第一数据并更新不同大小之多个暂时实体至逻辑地址映射表中对应于择取主动区块的一暂时实体至逻辑地址映射表,以供产生/更新实体至逻辑地址映射表来进行后续处理。
-
公开(公告)号:CN118312443A
公开(公告)日:2024-07-09
申请号:CN202311087835.0
申请日:2023-08-28
申请人: 慧荣科技股份有限公司
摘要: 本发明涉及一种借助非平衡表搜寻来进行预定通信架构中存储器装置的数据存取管理的方法、存储器装置的存储器控制器、存储器装置以及电子装置。该方法包含:利用存储器控制器来透过存储器控制器的传输接口电路自主机装置接收多个主机命令,进行非平衡表搜寻来分别根据主机命令中的一组第一命令与一组第二命令以利用第一主动区块与第二主动区块接收一组第一数据与一组第二数据,并更新第一与第二暂时实体至逻辑地址映射表;以及分别根据第一暂时实体至逻辑地址映射表与第二暂时实体至逻辑地址映射表来选择性地更新第一实体至逻辑地址映射表与第二实体至逻辑地址映射表以供进行后续处理。
-
公开(公告)号:CN104750616B
公开(公告)日:2019-08-06
申请号:CN201410821785.9
申请日:2014-12-25
申请人: 慧荣科技股份有限公司
IPC分类号: G06F12/02
CPC分类号: G06F11/1469 , G06F3/0604 , G06F3/0631 , G06F3/064 , G06F3/0652 , G06F3/0679 , G06F11/1072 , G06F11/141 , G06F11/1435 , G06F12/0246 , G06F12/0802 , G06F12/12 , G06F12/121 , G06F2212/1032 , G06F2212/60 , G06F2212/7201 , G06F2212/7202 , G06F2212/7203 , G06F2212/7209 , G11C11/56 , G11C29/52 , G11C2029/0411 , G11C2211/5641 , Y02D10/13
摘要: 本发明提供一种高抹除效率的数据储存装置以及快闪存储器控制方法。一微控制器系设置来在一快闪存储器上维护记载一主机以及该快闪存储器之间映射信息的多个逻辑‑物理地址映射表以及一链结表。链结表标示该多个逻辑‑物理地址映射表的位置,且链结表各栏位系对应该多个逻辑‑物理地址映射表其一。抹除逻辑地址对应N个逻辑‑物理地址映射表的使用者数据时,微控制器系设置来令该链结表中对应上述N个逻辑‑物理地址映射表的N个栏位无效。N为整数。
-
公开(公告)号:CN106610791B
公开(公告)日:2019-04-12
申请号:CN201510793653.4
申请日:2015-11-18
申请人: 慧荣科技股份有限公司
IPC分类号: G06F3/06
摘要: 本发明提供一种数据储存装置,包括一快闪存储器以及一控制器。快闪存储器具有多个三阶数据区块。控制器用以将三阶数据区块均分为三个区域,区域各包含相同数量的三阶数据区块。控制器复用以接收一预写数据及预写的一逻辑地址,并根据预写数据及逻辑地址分析出一第一子预写数据段、一第二子预写数据段、一第三子预写数据段,以及依据逻辑地址,自三个区域各选择一个三阶数据区块,再以单阶储存模式分别将第一子预写数据段、第二子预写数据段、第三子预写数据段写入所选择的三个三阶数据区块。
-
公开(公告)号:CN104750615B
公开(公告)日:2017-12-12
申请号:CN201410821110.4
申请日:2014-12-25
申请人: 慧荣科技股份有限公司
CPC分类号: G06F11/1469 , G06F3/0604 , G06F3/0631 , G06F3/064 , G06F3/0652 , G06F3/0679 , G06F11/1072 , G06F11/141 , G06F11/1435 , G06F12/0246 , G06F12/0802 , G06F12/121 , G06F2212/1032 , G06F2212/60 , G06F2212/69 , G06F2212/7201 , G06F2212/7202 , G06F2212/7203 , G06F2212/7209 , G11C11/56 , G11C29/52 , G11C2029/0411 , G11C2211/5641 , Y02D10/13
摘要: 本发明提供一种具有复电设计的数据储存装置以及快闪存储器控制方法。微控制器是设置来配置一快闪存储器自所具有的多个区块供应一第一区块,作为一数据接收区块接收写入数据。在打断该第一区块上的写入操作的一非预期掉电事件所对应的一复电程序中,微控制器配置该快闪存储器自该多个区块供应一第二区块作该第一区块的完整数据修复,以取代该第一区块作为上述数据接收区块。
-
公开(公告)号:CN104750626A
公开(公告)日:2015-07-01
申请号:CN201410825548.X
申请日:2014-12-25
申请人: 慧荣科技股份有限公司
IPC分类号: G06F12/08
CPC分类号: G06F11/1469 , G06F3/0604 , G06F3/0631 , G06F3/064 , G06F3/0652 , G06F3/0679 , G06F11/1072 , G06F11/141 , G06F11/1435 , G06F12/0246 , G06F12/0802 , G06F12/121 , G06F2212/1032 , G06F2212/60 , G06F2212/69 , G06F2212/7201 , G06F2212/7202 , G06F2212/7203 , G06F2212/7209 , G11C11/56 , G11C29/52 , G11C2029/0411 , G11C2211/5641 , Y02D10/13
摘要: 本发明提供一种高效率的数据储存装置以及快闪存储器控制方法。该数据储存装置的一随机存取存储器系配置来提供一收集与更新空间,用作一物理-逻辑地址映射表所载的逻辑地址所对应的逻辑-物理位置映射表的收集与更新。将尚未出现在该收集与更新空间的一新逻辑-物理地址映射表记录至该物理-逻辑地址映射表上时,该数据储存装置的一微控制器系设置来收集该新逻辑-物理地址映射表至该收集与更新空间,并且在该更新与收集空间上对该新逻辑-物理地址映射表作更新。
-
公开(公告)号:CN104750616A
公开(公告)日:2015-07-01
申请号:CN201410821785.9
申请日:2014-12-25
申请人: 慧荣科技股份有限公司
IPC分类号: G06F12/02
CPC分类号: G06F11/1469 , G06F3/0604 , G06F3/0631 , G06F3/064 , G06F3/0652 , G06F3/0679 , G06F11/1072 , G06F11/141 , G06F11/1435 , G06F12/0246 , G06F12/0802 , G06F12/12 , G06F12/121 , G06F2212/1032 , G06F2212/60 , G06F2212/7201 , G06F2212/7202 , G06F2212/7203 , G06F2212/7209 , G11C11/56 , G11C29/52 , G11C2029/0411 , G11C2211/5641 , Y02D10/13
摘要: 本发明提供一种高抹除效率的数据储存装置以及快闪存储器控制方法。一微控制器系设置来在一快闪存储器上维护记载一主机以及该快闪存储器之间映射信息的多个逻辑-物理地址映射表以及一链结表。链结表标示该多个逻辑-物理地址映射表的位置,且链结表各栏位系对应该多个逻辑-物理地址映射表其一。抹除逻辑地址对应N个逻辑-物理地址映射表的使用者数据时,微控制器系设置来令该链结表中对应上述N个逻辑-物理地址映射表的N个栏位无效。N为整数。
-
公开(公告)号:CN102332290A
公开(公告)日:2012-01-25
申请号:CN201110135242.8
申请日:2011-05-24
申请人: 慧荣科技股份有限公司
IPC分类号: G11C7/10
CPC分类号: G06F12/0246 , G06F12/10 , G06F2212/7201
摘要: 本发明的闪存控制器之一包含有:通讯接口,用于耦接主控装置;以及处理电路,用于将对应第一组连续逻辑地址的第一组地址记录于第一寻址区块的第一区段,将对应第二组连续逻辑地址的第二组地址记录于第一寻址区块的第二区段,将对应第三组连续逻辑地址的第三组地址记录于第二寻址区块的第一区段,以及将对应第四组连续逻辑地址的第四组地址记录于第二寻址区块的第二区段;其中第二组逻辑地址接续于第一组逻辑地址、且第三组逻辑地址接续于第二组逻辑地址。
-
公开(公告)号:CN101582052B
公开(公告)日:2011-01-05
申请号:CN200910004099.1
申请日:2009-02-09
申请人: 慧国(上海)软件科技有限公司 , 慧荣科技股份有限公司
发明人: 林建成
IPC分类号: G06F12/06
CPC分类号: G06F12/0246
摘要: 本发明提供一种具有平均磨损功能的存储器模组及于存储器模组中实现平均磨损的方法。于一实施例中,该存储器模组包括一闪存及一控制器。该闪存包括多个管理单元,其中每一管理单元包括多个区块。该控制器接收用以写入由这些管理单元中的一第一管理单元所管理的一逻辑地址的新资料,自该第一管理单元的一空白区域取得一第一空白区块,确定该第一空白区块的一删除次数是否大于一第一界限值,当该第一空白区块的删除次数大于该第一界限值时自这些管理单元中的一第二管理单元的多个区块中搜寻具有低于一第二界限值的删除次数的一置换区块,以及指示该第一管理单元与该第二管理单元交换该第一空白区块与该置换区块。
-
公开(公告)号:CN101582052A
公开(公告)日:2009-11-18
申请号:CN200910004099.1
申请日:2009-02-09
申请人: 慧国(上海)软件科技有限公司 , 慧荣科技股份有限公司
发明人: 林建成
IPC分类号: G06F12/06
CPC分类号: G06F12/0246
摘要: 本发明提供一种具有平均磨损功能的存储器模组及于存储器模组中实现平均磨损的方法。于一实施例中,该存储器模组包括一闪存及一控制器。该闪存包括多个管理单元,其中每一管理单元包括多个区块。该控制器接收用以写入由这些管理单元中的一第一管理单元所管理的一逻辑地址的新资料,自该第一管理单元的一空白区域取得一第一空白区块,决定是否该第一空白区块的一删除次数大于一第一界限值,当该第一空白区块的删除次数大于该第一界限值时自这些管理单元中的一第二管理单元的多个区块中搜寻具有低于一第二界限值的删除次数的一置换区块,以及指示该第一管理单元与该第二管理单元交换该第一空白区块与该置换区块。
-
-
-
-
-
-
-
-
-