-
公开(公告)号:CN113890804B
公开(公告)日:2023-09-15
申请号:CN202111225101.5
申请日:2021-10-21
申请人: 成都中科微信息技术研究院有限公司
摘要: 本发明提供一种适用于大频偏场景下的高性能同步方法,其中利用多个恒模相位变化序列构造前导序列,在保证高性能的同步性能下解决大频偏对同步峰性能的影响;再利用第二段序列中基序列共轭和非共轭的组合方式,解决了频偏估计范围小的问题,并在频偏纠正后,精同步再无频偏误差的情况下利用序列的相关性,估计帧同步的位置;同时在粗同步和频率同步之后进行精同步,能够避开精同步对门限的需求,只需要在固定的长度进行最大值的搜索,进行最佳采样点的确定,有助于进一步提高同步性能。
-
公开(公告)号:CN114095319B
公开(公告)日:2023-08-18
申请号:CN202111310471.9
申请日:2021-11-05
申请人: 成都中科微信息技术研究院有限公司
摘要: 本申请涉及一种采用幅相分离技术的5G信道估计的时频平滑方法,本发明首先对接收信号进行LS信道估计,再纠正信道的非理想因素,再在频域进行幅度相位分离扩展,通过IFFT分别变换到时域后选取合适窗口双边拖尾长度的升余弦窗口进行平滑处理,最后进行FFT变换到频域,进行幅度相位合并后完成信道估计的时频平滑计算。其中,通过纠正信道的非理想因素,能减少窗口位置的寻找,让时域窗口的中心位置固定在零点,而采用幅相分离,两路单独处理能使信道的幅度和相位都能获得较好的去噪性能;并且进行有效数据的扩展能减小信道两端抖动,获得更好的平滑性能。从而本发明能够解决能量泄露以及信道有用信号两端抖动从而降低信道估计准确度的问题。
-
公开(公告)号:CN114900268A
公开(公告)日:2022-08-12
申请号:CN202210407432.9
申请日:2022-04-19
申请人: 成都中科微信息技术研究院有限公司
摘要: 本发明提供一种基于5G的LDPC高性能译码软信息权重分配方法,包括:S100,ARM多核处理器通过PCIe接口向接收机的FPGA/ASIC基带处理单元传输用于接收机信号处理的参数;S200,FPGA/ASIC基带处理单元利用接收的参数对接收信号进行信号处理;所述基带信号处理对接收信号进行OFDM解调、信道估计、信道均衡、软解调、解扰、解速率匹配、LDPC解码和CRC校验。本发明能够满足5G基站接收机处理过程中的高吞吐率低时延需求。
-
公开(公告)号:CN114095319A
公开(公告)日:2022-02-25
申请号:CN202111310471.9
申请日:2021-11-05
申请人: 成都中科微信息技术研究院有限公司
摘要: 本申请涉及一种采用幅相分离技术的5G信道估计的时频平滑方法,本发明首先对接收信号进行LS信道估计,再纠正信道的非理想因素,再在频域进行幅度相位分离扩展,通过IFFT分别变换到时域后选取合适窗口双边拖尾长度的升余弦窗口进行平滑处理,最后进行FFT变换到频域,进行幅度相位合并后完成信道估计的时频平滑计算。其中,通过纠正信道的非理想因素,能减少窗口位置的寻找,让时域窗口的中心位置固定在零点,而采用幅相分离,两路单独处理能使信道的幅度和相位都能获得较好的去噪性能;并且进行有效数据的扩展能减小信道两端抖动,获得更好的平滑性能。从而本发明能够解决能量泄露以及信道有用信号两端抖动从而降低信道估计准确度的问题。
-
公开(公告)号:CN114900268B
公开(公告)日:2024-07-26
申请号:CN202210407432.9
申请日:2022-04-19
申请人: 成都中科微信息技术研究院有限公司
摘要: 本发明提供一种基于5G的LDPC高性能译码软信息权重分配方法,包括:S100,ARM多核处理器通过PCIe接口向接收机的FPGA/ASIC基带处理单元传输用于接收机信号处理的参数;S200,FPGA/ASIC基带处理单元利用接收的参数对接收信号进行信号处理;所述基带处理单元对接收信号进行OFDM解调、信道估计、信道均衡、软解调、解扰、解速率匹配、LDPC解码和CRC校验。本发明能够满足5G基站接收机处理过程中的高吞吐率低时延需求。
-
公开(公告)号:CN113890804A
公开(公告)日:2022-01-04
申请号:CN202111225101.5
申请日:2021-10-21
申请人: 成都中科微信息技术研究院有限公司
摘要: 本发明提供一种适用于大频偏场景下的高性能同步方法,其中利用多个恒模相位变化序列构造前导序列,在保证高性能的同步性能下解决大频偏对同步峰性能的影响;再利用第二段序列中基序列共轭和非共轭的组合方式,解决了频偏估计范围小的问题,并在频偏纠正后,精同步再无频偏误差的情况下利用序列的相关性,估计帧同步的位置;同时在粗同步和频率同步之后进行精同步,能够避开精同步对门限的需求,只需要在固定的长度进行最大值的搜索,进行最佳采样点的确定,有助于进一步提高同步性能。
-
-
-
-
-