-
公开(公告)号:CN100481453C
公开(公告)日:2009-04-22
申请号:CN02802480.X
申请日:2002-07-10
发明人: 乌谷宗宏
CPC分类号: H03M1/0827 , G11C27/00 , H03M1/0818 , H03M1/12 , H03M1/66
摘要: 一种模拟·数字混装集成电路,将IC芯片(10)从布局上来分为模拟电路区域(1)与数字电路区域(2),除了将产生时钟信号(CK)的时钟发生电路(6)配置在数字电路区域(2)之外,还将由时钟信号(CK)来进行开关动作的开关电路(4)配置在数字电路区域(2),使从时钟发生电路(6)开始至开关电路(4)为止的时钟线(9)的布线长度缩短,还可以使从时钟线(9)开始至模拟电路区域(1)内的模拟电路为止的距离尽可能拉长,从而可以使流动在时钟线(9)中的时钟信号所造成的数字噪声,避免流入于模拟电路内。
-
公开(公告)号:CN1465102A
公开(公告)日:2003-12-31
申请号:CN02802476.1
申请日:2002-07-10
申请人: 新泻精密株式会社
发明人: 乌谷宗宏
CPC分类号: H01L27/0203 , H01L23/528 , H01L2924/0002 , H01L2924/00
摘要: 一种集成电路,在半导体芯片(10)上分散配置的多个电路块(2~7)附近设置多个解码电路(1a~1f),通过对各解码电路(1a~1f)排布包含有地址线及数据线的解码前的信号线(8),以便使半导体芯片(10)上排布的布线数量仅为信号线(8)的比特数即可,与现有技术的将解码后的条数多的信号线(20)排布到各电路(2~7)相比,可大幅削减整体的布线面积,这样,可谋求缩小芯片尺寸、降低串音、简化布置等。
-
公开(公告)号:CN1324813C
公开(公告)日:2007-07-04
申请号:CN03809292.1
申请日:2003-04-24
申请人: 新泻精密株式会社
发明人: 乌谷宗宏
IPC分类号: H04B1/10
CPC分类号: H04B1/1661
摘要: 一种无线接收机,备有:噪声消除器(2),其去除包含在FM检波电路(1)输出的复合信号中的脉冲噪声;立体声解调电路(3),从通过噪声消除器(2)输出信号中解调出立体声信号;VOC(21),其输出用于立体声解调电路(3)的时钟信号的时钟信号源,将用于噪声消除器(2)内的CCD(15)的时钟信号,基于VCO(21)输出的时钟信号生成,由此,达到用于CCD(15)的时钟信号和用于立体声解调电路(3)的时钟信号之间的相位一致并保持同步,这样可以抑制在立体声解调电路(3)输出中拍频信号的发生。
-
公开(公告)号:CN1243408C
公开(公告)日:2006-02-22
申请号:CN02814346.9
申请日:2002-07-10
申请人: 新泻精密株式会社
发明人: 乌谷宗宏
IPC分类号: H03F1/26
摘要: 一种多级放大器,具有:用于对来自前级的输入信号进行放大后向下一级输出而级联的多个放大器(1~3);和连接多个放大器(1~3)的接地线(5)。将多个放大器(1~3)所具有的衬底(21)分别连接上述接地线(5),从而将衬底彼此分离,避免经过该衬底的电路之间的耦合。另外,通过使处理微小信号的初级放大器(1)与其他的放大器(2、3)的信号的反馈回路相异,还能防止自后级放大器(2、3)向前级放大器(1)的大信号反馈。
-
公开(公告)号:CN1531775A
公开(公告)日:2004-09-22
申请号:CN02814346.9
申请日:2002-07-10
申请人: 新泻精密株式会社
发明人: 乌谷宗宏
IPC分类号: H03F1/26
摘要: 一种多级放大器,通过将用于处理微小信号的初级放大器(1)与其他的放大器(2、3)电源线分离,并把所分离的各电源线(4、8)连接于共用的电源端子盘(6),从而可避免因流入各放大器(1~3)中的电流差而导致的在初级放大器(1)与其他的放大器(2、3)间发生的大电位差,可防止该电位差起因的噪声发生。另外,通过使初级放大器(1)与其他的放大器(2、3)的信号的反馈回路相异,还能防止自后级放大器(2、3)向前级放大器(1)的大信号反馈。
-
公开(公告)号:CN1298053C
公开(公告)日:2007-01-31
申请号:CN02802476.1
申请日:2002-07-10
申请人: 新泻精密株式会社
发明人: 乌谷宗宏
CPC分类号: H01L27/0203 , H01L23/528 , H01L2924/0002 , H01L2924/00
摘要: 一种集成电路,在半导体芯片(10)上分散配置的多个电路块(2~7)附近设置多个解码电路(1a~1f),通过对各解码电路(1a~1f)排布包含有地址线及数据线的解码前的信号线(8),以便使半导体芯片(10)上排布的布线数量仅为信号线(8)的比特数即可,与现有技术的将解码后的条数多的信号线(20)排布到各电路(2~7)相比,可大幅削减整体的布线面积,这样,可谋求缩小芯片尺寸、降低串音、简化布置等。
-
公开(公告)号:CN1650530A
公开(公告)日:2005-08-03
申请号:CN03809292.1
申请日:2003-04-24
申请人: 新泻精密株式会社
发明人: 乌谷宗宏
IPC分类号: H04B1/10
CPC分类号: H04B1/1661
摘要: 一种射频接受机,备有:噪声消除器(2),其去除包含在FM检波电路(1)输出的复合信号中的脉冲噪声;立体声解调电路(3),从通过噪声消除器(2)输出信号中解调出立体声信号;VOC(21),其输出用于立体声解调电路(3)的时钟信号的时钟信号源,将用于噪声消除器(2)内的CCD(15)的时钟信号,基于VCO(21)输出的时钟信号生成,由此,达到用于CCD(15)的时钟信号和用于立体声解调电路(3)的时钟信号之间的相位一致并保持同步,这样可以抑制在立体声解调电路(3)输出中排频信号的发生。
-
公开(公告)号:CN1465103A
公开(公告)日:2003-12-31
申请号:CN02802480.X
申请日:2002-07-10
申请人: 新泻精密株式会社
发明人: 乌谷宗宏
CPC分类号: H03M1/0827 , G11C27/00 , H03M1/0818 , H03M1/12 , H03M1/66
摘要: 一种模拟·数字混装集成电路,将IC芯片(10)从布局上来分为模拟电路区域(1)与数字电路区域(2),除了将产生时钟信号(CK)的时钟发生电路(6)配置在数字电路区域(2)之外,还将由时钟信号(CK)来进行开关动作的开关电路(4)配置在数字电路区域(2),使从时钟发生电路(6)开始至开关电路(4)为止的时钟线(9)的布线长度缩短,还可以使从时钟线(9)开始至模拟电路区域(1)内的模拟电路为止的距离尽可能拉长,从而可以使流动在时钟线(9)中的时钟信号所造成的数字噪声,避免流入于模拟电路内。
-
-
-
-
-
-
-