一种代码测试方法、装置、设备及计算机可读存储介质

    公开(公告)号:CN112948258A

    公开(公告)日:2021-06-11

    申请号:CN202110327781.5

    申请日:2021-03-26

    IPC分类号: G06F11/36

    摘要: 本发明公开了一种代码测试方法,该方法包括以下步骤:获取待测试的代码集合;将代码集合加载至相应的运行芯片,并利用运行芯片执行代码集合;判断代码集合中是否存在未成功执行的目标代码子集;若是,则对代码集合进行审计测试操作。应用本发明所提供的代码测试方法,简单易行,提高了测试的可靠性,降低了测试成本。本发明还公开了一种代码测试装置、设备及存储介质,具有相应技术效果。

    一种双核异构SoC芯片
    2.
    发明公开

    公开(公告)号:CN114281754A

    公开(公告)日:2022-04-05

    申请号:CN202111681584.X

    申请日:2021-12-29

    摘要: 本发明提出了一种双核异构SoC芯片,应用于电力电表领域和工业控制领域,包括管理模块、计量模块、低功耗模块和访问总线选择器;管理模块包括主处理器、第一AHB总线、主存储单元、主寄存器、第一AHB2APB桥和第一APB总线,计量模块包括计量处理器、总线桥、计量存储单元、计量寄存器、第二AHB总线、第二AHB2APB桥和第二APB总线;第一AHB总线和第二AHB总线通过总线桥连接,使得主处理器能够访问计量模块;第一APB总线和第二APB总线均与访问总线选择器连接,使得主处理器或计量处理器能够被选择访问低功耗模块;低功耗模块包括第三APB总线和低功耗寄存器,低功耗寄存器用于低功耗模块参数配置。该芯片大大减少了芯片研发成本,同时在软件难度和系统安全性上都有较大提升。

    一种电表及其电表芯片
    3.
    发明授权

    公开(公告)号:CN112798859B

    公开(公告)日:2024-09-03

    申请号:CN202110137644.5

    申请日:2021-02-01

    IPC分类号: G01R22/06

    摘要: 本发明公开了一种电表芯片,考虑到电表芯片中的基础用电数据以及用电原始波形所具有的安全性需求,本申请中的第二处理装置仅仅能通过波形接收器来接收用电原始波形,并仅仅能够通过数据读取接口从存储器中读取基础用电数据而无法进行数据写入,杜绝了通过第二处理装置对第一处理装置处的用电原始波形以及基础用电数据进行篡改,在保证了数据不被篡改的前提下,电表芯片中的第二处理装置还可以进行预设类型的用电指标的计算,以实现一些个性化的用电指标计算,促进了电表的发展,提升了用户体验。本发明还公开了一种电表,具有如上电表芯片相同的有益效果。

    一种双核异构SoC芯片
    4.
    发明授权

    公开(公告)号:CN114281754B

    公开(公告)日:2023-06-20

    申请号:CN202111681584.X

    申请日:2021-12-29

    摘要: 本发明提出了一种双核异构SoC芯片,应用于电力电表领域和工业控制领域,包括管理模块、计量模块、低功耗模块和访问总线选择器;管理模块包括主处理器、第一AHB总线、主存储单元、主寄存器、第一AHB2APB桥和第一APB总线,计量模块包括计量处理器、总线桥、计量存储单元、计量寄存器、第二AHB总线、第二AHB2APB桥和第二APB总线;第一AHB总线和第二AHB总线通过总线桥连接,使得主处理器能够访问计量模块;第一APB总线和第二APB总线均与访问总线选择器连接,使得主处理器或计量处理器能够被选择访问低功耗模块;低功耗模块包括第三APB总线和低功耗寄存器,低功耗寄存器用于低功耗模块参数配置。该芯片大大减少了芯片研发成本,同时在软件难度和系统安全性上都有较大提升。

    一种基于无时钟唤醒的低功耗系统

    公开(公告)号:CN115981449A

    公开(公告)日:2023-04-18

    申请号:CN202211547116.8

    申请日:2022-12-05

    IPC分类号: G06F1/3237 G06F1/324

    摘要: 本发明公开了一种无时钟唤醒的低功耗系统,包括外部信号检测模块、门控时钟、低功耗定时器,外部信号检测模块位于所述低功耗系统的常电区,用于检测是否存在外部信号,若存在外部信号,则输出开启低功耗定时器工作时钟的使能信号;门控时钟,用于接收开启低功耗定时器工作时钟的使能信号,开启低功耗定时器工作时钟;低功耗定时器,用于开启低功耗定时器工作时钟后,计数器开始计数,当计数器溢出后,产生唤醒信号和中断信号;唤醒信号用于唤醒电源管理单元,电源管理单元控制时钟复位模块产生系统时钟信号,中断信号和系统时钟信号用于唤醒CPU,使得低功耗系统能够重新开始工作。该低功耗系统可以及时唤醒系统,并降低了系统功耗。

    一种多路时钟检测、切换及上报装置

    公开(公告)号:CN115756084A

    公开(公告)日:2023-03-07

    申请号:CN202211483892.6

    申请日:2022-11-22

    发明人: 蒋雪凝 黄超

    IPC分类号: G06F1/04 G06F1/14

    摘要: 本发明提出了一种多路时钟检测、切换及上报装置,包括:时钟检测模块和时钟切换上报模块。本发明兼用了低频时钟以及被检测时钟来共同驱动检测电路,被检测时钟作为计数器的驱动时钟,在某段时间内,计数器未达到目标值,则判断时钟停止。这种方法不用额外引入高频时钟,在低功耗模式下仍可以工作,同时核心的检测计数器用的是被检测时钟驱动,检测时间会随着被检测时钟频率的升高而缩短。时钟切换模块可以自动选择与被检测时钟频率最为相近的备用时钟进行替换,达到对芯片影响最小的目的。同时考虑了时钟收敛频率的问题,允许客户进行频率增大极限值配置,增加了灵活性。

    一种电表及其电表芯片
    7.
    发明公开

    公开(公告)号:CN112798859A

    公开(公告)日:2021-05-14

    申请号:CN202110137644.5

    申请日:2021-02-01

    IPC分类号: G01R22/06

    摘要: 本发明公开了一种电表芯片,考虑到电表芯片中的基础用电数据以及用电原始波形所具有的安全性需求,本申请中的第二处理装置仅仅能通过波形接收器来接收用电原始波形,并仅仅能够通过数据读取接口从存储器中读取基础用电数据而无法进行数据写入,杜绝了通过第二处理装置对第一处理装置处的用电原始波形以及基础用电数据进行篡改,在保证了数据不被篡改的前提下,电表芯片中的第二处理装置还可以进行预设类型的用电指标的计算,以实现一些个性化的用电指标计算,促进了电表的发展,提升了用户体验。本发明还公开了一种电表,具有如上电表芯片相同的有益效果。