-
公开(公告)号:CN100481194C
公开(公告)日:2009-04-22
申请号:CN200410034249.0
申请日:2004-04-05
申请人: 株式会社半导体能源研究所 , 夏普株式会社
CPC分类号: G09G3/3607 , G09G3/2074 , G09G3/3614 , G09G3/3648 , G09G3/3659 , G09G3/3688 , G09G2300/0814 , G09G2300/0842 , G09G2300/0852 , G09G2300/0857 , G09G2320/02
摘要: 一种AC驱动的有源矩阵显示器件,其中具有足够亮度的图像显示可以容易地被取得同时降低了像素电极电势的幅值范围。根据本发明的显示器件1,100或110包括被串联在每个像素电极22和对应信号线30之间的两个存储器电路(第一存储器电路40和第二存储器电路41)。在第一周期数据被写入到第一存储器电路,然后在第二周期数据被从第一存储器电路传送到对应的第二存储器电路。在第二周期中反电极的电势在第一电势(VcomH)和第二电势(VcomL)之间被切换。
-
公开(公告)号:CN1540618A
公开(公告)日:2004-10-27
申请号:CN200410034249.0
申请日:2004-04-05
申请人: 株式会社半导体能源研究所 , 夏普株式会社
CPC分类号: G09G3/3607 , G09G3/2074 , G09G3/3614 , G09G3/3648 , G09G3/3659 , G09G3/3688 , G09G2300/0814 , G09G2300/0842 , G09G2300/0852 , G09G2300/0857 , G09G2320/02
摘要: 一种AC驱动的有源矩阵显示器件,其中具有足够亮度的图像显示可以容易地被取得同时降低了像素电极电势的幅值范围。根据本发明的显示器件1,100或110包括被串联在每个像素电极22和对应信号线30之间的两个存储器电路(第一存储器电路40和第二存储器电路41)。在第一周期数据被写入到第一存储器电路,然后在第二周期数据被从第一存储器电路传送到对应的第二存储器电路。在第二周期中反电极的电势在第一电势(VcomH)和第二电势(VcomL)之间被切换。
-
公开(公告)号:CN100403388C
公开(公告)日:2008-07-16
申请号:CN02122429.3
申请日:2002-06-06
申请人: 株式会社半导体能源研究所 , 夏普公司
IPC分类号: G09G3/36
CPC分类号: G09G3/3688 , G09G2310/027 , G09G2310/0297
摘要: 数字系统信号线驱动电路在图像显示器件中占据的面积大,这阻碍了显示器件的小型化。信号线驱动电路中的存储电路和D/A转换电路被n(“n”是等于或大于2的自然数)个信号线共用。一个水平扫描周期被分成n个周期,而在各个被分割的周期中,存储电路和D/A转换电路分别对不同的信号线进行处理。于是能够驱动所有的信号线。因此,信号线驱动电路中的存储电路的数目和D/A转换电路的数目能够被减少到常规情况的n分之一。
-
公开(公告)号:CN1390040A
公开(公告)日:2003-01-08
申请号:CN02122429.3
申请日:2002-06-06
申请人: 株式会社半导体能源研究所 , 夏普公司
IPC分类号: H04N5/66
CPC分类号: G09G3/3688 , G09G2310/027 , G09G2310/0297
摘要: 数字系统信号线驱动电路在图像显示器件中占据的面积大,这阻碍了显示器件的小型化。信号线驱动电路中的存储电路和D/A转换电路被n(“n”是等于或大于2的自然数)个信号线共用。一个水平扫描周期被分成n个周期,而在各个被分割的周期中,存储电路和D/A转换电路分别对不同的信号线进行处理。于是能够驱动所有的信号线。因此,信号线驱动电路中的存储电路的数目和D/A转换电路的数目能够被减少到常规情况的n分之一。
-
公开(公告)号:CN1121232A
公开(公告)日:1996-04-24
申请号:CN95102352.7
申请日:1995-03-22
申请人: 夏普株式会社
IPC分类号: G09G3/00 , H03K17/687 , H03F1/22
CPC分类号: G09G3/3688 , H03F3/345
摘要: 本发明揭示的抽样电路使p沟道晶体管方信号通路后级两个反相电路所加的电源电压VDD、VEE,相对于其他反相电路所加的电源电压VCC、VSS作正向偏移,利用此电源结构,由n沟道晶体管和p沟道晶体管分别从视频信号线取入低电位视频信号和高电位视频信号,提供给数据信号线,这样,可减小抽样开关导通时的栅极输入电压;利用上述电源电压的电平移动,振幅小的信号也能写入和保持,因此,使用低耐压元件也无损电路特性。
-
公开(公告)号:CN1271587C
公开(公告)日:2006-08-23
申请号:CN02157446.4
申请日:2002-12-18
申请人: 夏普株式会社
CPC分类号: G09G3/3688 , G09G3/3614 , G09G3/3648 , G09G3/3666 , G09G3/3677 , G09G2310/0213 , G09G2310/0232 , G09G2310/027 , G09G2310/0283 , G09G2310/0297 , G09G2310/04 , G09G2320/0214 , G09G2320/10 , G09G2330/021
摘要: 一种显示装置及其驱动方法。控制写入像素PIX的控制信号发生电路CTL不仅最初的帧,而且还定期地,或对任意帧一次将作为不显示用的电压VB或VW写入驱动不显示区域的像素的数据信号线驱动电路SD2。即以比每帧进行再生的数据信号线驱动电路SD1大的间隔使显示区域的像素再生。因此,有源元件的迁移率高,既便截止时漏电流大,又因使用后照灯引起的光电效应造成的电荷积累增大,对显示区域的写入都不会影响不显示区域,在该不显示区域上不会产生不希望的显示,能抑制电耗,并提高部分显示的显示品质。
-
公开(公告)号:CN1387177A
公开(公告)日:2002-12-25
申请号:CN02120001.7
申请日:2002-05-17
申请人: 夏普株式会社
CPC分类号: G09G3/3688 , G09G3/20 , G09G2310/0289 , G09G2330/021
摘要: 本发明涉及信号处理电路、低电压信号发生器及具有这些构件的图像显示装置。本发明具有采用高逻辑振幅信号进行逻辑运算的第1逻辑运算电路、具有负载电容的传输系统、以及降压电平移动电路即低电压信号发生器,所述降压电平移动电路从第1逻辑运算电路输入高逻辑振幅信号,将该信号变换为振幅小于该信号的低逻辑振幅信号,并将变换的低逻辑振幅信号输给传输系统。这样,在第1逻辑运算电路由于采用高逻辑振幅信号,因此具有不会引起误动作,能够高速运算的效果。而在具有负载电容的传输系统中,传输低逻辑振幅信号,因此具有能够抑制消耗功率增加及不需要的辐射的效果。
-
公开(公告)号:CN1115535A
公开(公告)日:1996-01-24
申请号:CN94120747.1
申请日:1994-12-24
申请人: 夏普株式会社
IPC分类号: H04N1/00
CPC分类号: G09G3/2011 , G09G3/3614 , G09G3/3648 , G09G3/3655 , G09G3/3659 , G09G3/3677 , G09G3/3688 , G09G2310/0224 , G09G2310/027 , G09G2310/0297 , G09G2330/021
摘要: 本发明公开了一种图像显示装置,它可大量降低电功率消耗,并使元件低耐压化。从而可以抑制数据信号线(SLi、SLi+1)的充放电电流,降低数据信号线驱动电路(3、4)的操作电压。其结果是可以使用像显示装置低电功率消耗化,构成元件低耐压化,并可以降低制作成本和运行成本。
-
公开(公告)号:CN101103530B
公开(公告)日:2010-10-27
申请号:CN200680001961.8
申请日:2006-01-11
申请人: 夏普株式会社
IPC分类号: H03M1/74
CPC分类号: H03M1/802
摘要: 一种用于转换输入n位数字码的数模转换器(10),其中n是大于1的整数,具有一n位数字输入以及一用于连接至负载的输出,并且包括:一(n-1)个开关电容器的阵列;以及一开关装置。该开关装置在操作的零位调整阶段中适于将第一基准电压(V1)连接至该阵列的至少一个电容器(Ci)的第一板、并将该至少一个电容器的第二板连接至一电压(V2、V3),该电压对于输入数字码的至少一个值而言是与第一基准电压(V1)不同的;并且在操作的解码阶段进一步地适于根据输入数字码的值来使电荷能被注入至少一个电容器(Ci)。该转换器可以是其输出直接连接至电容性负载的无缓冲转换器。
-
公开(公告)号:CN101103530A
公开(公告)日:2008-01-09
申请号:CN200680001961.8
申请日:2006-01-11
申请人: 夏普株式会社
IPC分类号: H03M1/74
CPC分类号: H03M1/802
摘要: 一种用于转换输入n位数字码的数模转换器(10),其中n是大于1的整数,具有一n位数字输入以及一用于连接至负载的输出,并且包括:一(n-1)个开关电容器的阵列;以及一开关装置。该开关装置在操作的零位调整阶段中适于将第一基准电压(V1)连接至该阵列的至少一个电容器(Ci)的第一板、并将该至少一个电容器的第二板连接至一电压(V2、V3),该电压对于输入数字码的至少一个值而言是与第一基准电压(V1)不同的;并且在操作的解码阶段进一步地适于根据输入数字码的值来使电荷能被注入至少一个电容器(Ci)。该转换器可以是其输出直接连接至电容性负载的无缓冲转换器。
-
-
-
-
-
-
-
-
-