-
公开(公告)号:CN104181552B
公开(公告)日:2017-07-25
申请号:CN201410416288.0
申请日:2014-08-21
申请人: 武汉大学
IPC分类号: G01S19/21
摘要: 本发明属于GNSS工程安全技术领域,涉及一种动态GNSS接收机的抗干扰正态零陷加宽的方法。本发明从正态分布的概率模型出发,提出了动态GNSS接收机的零陷加宽模型。考虑在小角度变化情况下将本模型线性化,采用Matlab仿真工具对比加宽前后的频谱增益。在功率倒置算法下,还分析了展宽前和展宽后输出SNR与输入INR的关系,最后通过FPGA+DSP平台验证提出算法的工程可实现性。结果表明加宽算法形成的加宽零陷可以有效地抵消掉一定范围内变化的干扰源,达到抗动态干扰的目的,提高了自适应算法的稳健性。
-
公开(公告)号:CN103544513B
公开(公告)日:2016-06-08
申请号:CN201310547040.3
申请日:2013-11-06
申请人: 武汉大学
IPC分类号: G06K17/00 , G06K19/073
摘要: 本发明提供一种防止工程设备被伪造的系统及方法,其采用扇区验证和指定ID方式防止设备被伪造,在硬件终端(电子标签、读写器、上位服务器)的基础上,采用读写器与电子标签、读写器与上位服务器分别加密的双重防伪模式,使读写器与电子标签之间通信的信息和读写器与上位服务器通信的信息相互独立,使两个节点的信息不发生交互,因此不会因为一端被破解而造成另一端的防伪保护模式被顺带破解,起到了双重保护的效果,可有效防止读写器和电子标签被伪造。
-
公开(公告)号:CN103560803B
公开(公告)日:2015-02-18
申请号:CN201310576396.X
申请日:2013-11-18
申请人: 武汉大学
摘要: 本发明提供了一种基于OVSF码的跳码直扩通信方法及系统,本发明可针对不同的用户数据速率要求,选择不同扩频因子的OVSF码组作为扩频码组,并在该扩频因子下生成跳码图案控制扩频码的跳变,即基于扩频码组对用户数据进行跳码扩频。本发明既利用了OVSF码扩频因子可变以满足不同的用户速率需求,同时在同一扩频因子下采用跳码对数据信号进行扩频,大大提升了跳码直扩通信的抗干扰性与抗截获性。
-
-
-
公开(公告)号:CN103199981B
公开(公告)日:2016-03-30
申请号:CN201310096771.0
申请日:2013-03-25
申请人: 武汉大学
摘要: 本发明提供一种数字同步脉冲信号皮秒级抖动传输系统及方法,在发射端将时钟信号与同步脉冲信号同频的方波信号进行编码,得到同步脉冲信号和已编码的同步脉冲信号,采用激光信道传输已编码的同步脉冲信号,在接收端用光模块将已编码的同步脉冲信号由光信号转换为电信号输入到解码模块,用大于2倍接收到的已编码同步脉冲信号频率的时钟进行解调,最后解码输出同步脉冲信号。本发明的主要电路部件采用FPGA实现,其一致性好,调试难度低,且采用的时钟频率较低,功耗低,实现难度低,本发明的编码方法和解码方法可靠性高,同步性好。
-
公开(公告)号:CN103957026A
公开(公告)日:2014-07-30
申请号:CN201410147894.7
申请日:2014-04-14
申请人: 武汉大学
摘要: 本发明公开了一种基于混沌序列的跳码扩频通信系统,本发明的数据信息与同步信息分时复用,在每一个时隙,同步信息先传输,再传数据信息,接收端接收同步信息,解析出数据信息传输时解扩需要的跳码图案信息及码元同步信息。本发明把混沌序列应用于跳码直扩体制,用比常规直扩序列相关性能,随机性能更好的混沌序列作为跳码图案和扩频码,使跳码扩频通信系统具有更好的抗干扰和抗截获性能,在反侦察通信方面具有广阔的发展前景。
-
-
公开(公告)号:CN103560803A
公开(公告)日:2014-02-05
申请号:CN201310576396.X
申请日:2013-11-18
申请人: 武汉大学
摘要: 本发明提供了一种基于OVSF码的跳码直扩通信方法及系统,本发明可针对不同的用户数据速率要求,选择不同扩频因子的OVSF码组作为扩频码组,并在该扩频因子下生成跳码图案控制扩频码的跳变,即基于扩频码组对用户数据进行跳码扩频。本发明既利用了OVSF码扩频因子可变以满足不同的用户速率需求,同时在同一扩频因子下采用跳码对数据信号进行扩频,大大提升了跳码直扩通信的抗干扰性与抗截获性。
-
公开(公告)号:CN103199981A
公开(公告)日:2013-07-10
申请号:CN201310096771.0
申请日:2013-03-25
申请人: 武汉大学
摘要: 本发明提供一种数字同步脉冲信号皮秒级抖动传输系统及方法,在发射端将时钟信号与同步脉冲信号同频的方波信号进行编码,得到同步脉冲信号和已编码的同步脉冲信号,采用激光信道传输已编码的同步脉冲信号,在接收端用光模块将已编码的同步脉冲信号由光信号转换为电信号输入到解码模块,用大于2倍接收到的已编码同步脉冲信号频率的时钟进行解调,最后解码输出同步脉冲信号。本发明的主要电路部件采用FPGA实现,其一致性好,调试难度低,且采用的时钟频率较低,功耗低,实现难度低,本发明的编码方法和解码方法可靠性高,同步性好。
-
-
-
-
-
-
-
-
-