-
公开(公告)号:CN112511767A
公开(公告)日:2021-03-16
申请号:CN202011195981.1
申请日:2020-10-30
Applicant: 济南浪潮高新科技投资发展有限公司
Inventor: 李朋
Abstract: 本申请公开了一种视频拼接方法及设备、存储介质,其中,通过获取预先设置的若干图像采集设备采集的待拼接图像。基于预设的边缘提取算法,对各待拼接图像进行边缘提取,得到相应的边缘信息图像。其中,边缘信息图像中包含若干提取到的边缘轮廓。基于边缘轮廓,将各边缘信息图像进行比对,确定各边缘信息图像的重叠区域。根据各边缘信息图像的重叠区域以及待拼接图像,进行图像拼接,以得到相应的全景图像。
-
公开(公告)号:CN111614588A
公开(公告)日:2020-09-01
申请号:CN202010436245.4
申请日:2020-05-21
Applicant: 济南浪潮高新科技投资发展有限公司
IPC: H04L27/00
Abstract: 本发明公开了一种信号调制方法,本发明实施例中可以预先设置载波的频率、相位以及幅度,后续便可以根据预先设置的参数对待调制基带信号的频率、相位以及幅度进行调制,由于频率、相位以及幅度都是可以预先设置的,因此技术人员可以根据实际情况选择对频率、相位以及幅度中的任意参数进行调制,提高了调制的灵活性,有利于提升信号传输的效果。本发明还公开了一种信号调制装置、设备及计算机可读存储介质,具有如上信号调制方法相同的有益效果。
-
公开(公告)号:CN107291625B
公开(公告)日:2020-06-09
申请号:CN201710464423.2
申请日:2017-06-19
Applicant: 济南浪潮高新科技投资发展有限公司
Abstract: 本发明特别涉及一种用于Nand Flash的指针式逻辑地址映射表实现方法。该用于Nand Flash的指针式逻辑地址映射表实现方法,通过使用地址指针,实现对单个逻辑地址的多级逻辑地址映射表,从而降低了Nand Flash芯片发生写错误时垃圾回收导致的高昂时间成本,避免了复杂的垃圾回收算法和磨损均衡算法的实现,大大降低了Nand Flash控制器的实现难度,同时提高了存储写入速度。
-
公开(公告)号:CN109960674A
公开(公告)日:2019-07-02
申请号:CN201910274084.0
申请日:2019-04-08
Applicant: 济南浪潮高新科技投资发展有限公司
Abstract: 本发明涉及数据传输领域,具体提供一种基于FPGA的USB接口互联方法及系统。该系统包含FPGA和若干带有USB接口的芯片,FPGA中设置USB接口发送接收模块、USB协议解析模块、FIFO、报文分析模块和仲裁交换模块;若干带有USB接口的芯片与USB接口发送接收模块连接,实现数据的传送,根据数据中的参数,由仲裁交换模块选择数据的转发路径。与现有技术相比,本发明不仅可以实现各个芯片间的一些数据共享和互联,还使得该系统具有更高的灵活性以及更好的性能,具有良好的推广价值。
-
公开(公告)号:CN109474707A
公开(公告)日:2019-03-15
申请号:CN201910039311.1
申请日:2019-01-16
Applicant: 济南浪潮高新科技投资发展有限公司
IPC: H04L29/08
CPC classification number: H04L69/324
Abstract: 本发明公开了一种基于串口协议的二层协议设计及数据传输方法及系统,属于电子领域,要解决的技术问题为如何在串口协议基础上实现对于超过8bit的数据传输,技术方案为:①基于串口协议的二层协议设计方法,将第一层原生串口协议和第二层串口帧间新组协议构成二层协议。②基于串口协议的二层协议数据传输方法,步骤如下:S1、PC端串口调试系统要配置一个M位的变量A;S2、需要N个原生串口协议帧,N个原生串口协议帧包括一帧起始帧和N-1个数据帧;S3、判断M是否为8的倍数。③基于串口协议的二层协议数据传输系统,包括基于串口协议的二层协议的设计的参数寄存器、二层协议封装模块、二层协议解析模块、串口发送模块、串口接收模块和串口接口。
-
公开(公告)号:CN109101389A
公开(公告)日:2018-12-28
申请号:CN201810860180.9
申请日:2018-08-01
Applicant: 济南浪潮高新科技投资发展有限公司
IPC: G06F11/263 , G06F13/42
Abstract: 本发明提供了一种用于PCIE接口的测试向量生成方法及装置,该方法包括:针对当前被测设计,编写源数据包信息文档、IO信息文档和数据源信息文档;通过运行预设的测试向量打印生成脚本:根据IO信息文档,在测试向量中例化第一数量的PCIE设计顶层模块;根据源数据包信息文档和数据源信息文档,在测试向量中例化第二数量的FIFO设计顶层模块和第二数量的数据生成模块;完成数据生成模块与FIFO设计顶层模块、FIFO设计顶层模块与PCIE设计顶层模块的信号连接;针对测试向量的测试向量文件,生成其输入输出接口声明和内部信号声明,以完成测试向量的生成。本方案可自动生成测试向量,故能够降低生成测试向量的工作量。
-
公开(公告)号:CN108650181A
公开(公告)日:2018-10-12
申请号:CN201810361007.4
申请日:2018-04-20
Applicant: 济南浪潮高新科技投资发展有限公司
IPC: H04L12/741 , H04L12/851 , H04L12/725
Abstract: 本发明特别涉及一种IP报文策略匹配电路及方法。该IP报文策略匹配电路及方法,包括“特定五元组”策略匹配模块,“范围五元组”策略匹配模块和优先级判决模块;下发策略和IP报文经“特定五元组”策略匹配模块和“范围五元组”策略匹配模块根据匹配结果进行存储与报文响应后,经由优先级判决模块进行优先级判决后输出。该IP报文策略匹配电路及方法,通过设置两种存储匹配结构的电路,实现了对“特定五元组”策略和“范围五元组”策略的存储与IP报文的匹配,能够简化策略设置内容,节省电路资源,提高了系统实用性;同时在保证匹配精确度的前提下,利用统计信息,设置优先匹配存储单元,使得IP报文策略匹配速率大大提升。
-
公开(公告)号:CN108650100A
公开(公告)日:2018-10-12
申请号:CN201810384469.8
申请日:2018-04-26
Applicant: 济南浪潮高新科技投资发展有限公司
IPC: H04L12/02
Abstract: 本发明公开一种SRIO与网络接口的转换器设计方法,涉及数据转换领域;组建SRIO与网络接口的转换器系统,包括FPGA、串口、SRIO接口、网络接口、光口,SRIO接口通过FPGA利用串口选择发送数据的通道,可以使SRIO接口数据与网络接口之间进行转换,数据可以在SRIO与网络接口和其他网口之间转发,可对系统内板卡间SRIO的连接起到数据对外交互的作用,并且实施简便、集成度高,具有广阔的应用前景。
-
公开(公告)号:CN108346300A
公开(公告)日:2018-07-31
申请号:CN201810348048.X
申请日:2018-04-18
Applicant: 济南浪潮高新科技投资发展有限公司
IPC: G08G1/07
Abstract: 本发明公开一种智能交通系统,涉及计算机应用领域;包括前端装置、前端处理装置、区域装置和中控装置,通过前端装置采集交通图像信息,前端处理装置及区域装置进行图像的处理及还原,再传递给中控装置,而中控装置根据图像信息拼接完整交通路况信息,利用分析结果调控前端装置进行交通信号的调度,以便交通顺畅。
-
公开(公告)号:CN108319534A
公开(公告)日:2018-07-24
申请号:CN201810073535.X
申请日:2018-01-25
Applicant: 济南浪潮高新科技投资发展有限公司
IPC: G06F11/263 , G06F11/34
Abstract: 本发明提供了一种测试向量生成方法及装置,该方法包括:基于当前被测设计,编写源数据包信息文档、IO信息文档、数据源信息文档;通过运行测试向量打印生成脚本,以根据编写好的各信息文档,对应的在测试向量文件中例化特定数量的SRIO设计顶层模块、FIFO设计顶层模块和数据生成模块,再执行FIFO设计顶层模块分别与数据生成模块和SRIO设计顶层模块间的信号连接,并打印生成测试向量文件的输入输出接口声明和内部信号声明,以完成生成测试向量。基于当前被测设计在测试向量文件中例化各所需模块,且完成模块间信号连接、生成所需声明后,即完成生成测试向量。由于可自动生成测试向量,故本方案能够降低生成测试向量的工作量。
-
-
-
-
-
-
-
-
-