-
公开(公告)号:CN102136841B
公开(公告)日:2013-10-09
申请号:CN201010573014.4
申请日:2010-11-30
IPC分类号: H03M1/54
摘要: 本发明公开一种高速高精度记录仪及其设计方法。高速高精度记录仪包括:信号调理模块、4个ADC模块、4个FIFO模块、2个SDRAM模块、ARM和FPGA单元组成的主从架构控制模块、以时钟芯片为核心的同步相参时钟模块和高精度基准电压源模块等;记录仪在并发时序逻辑控制下,并行完成“时间交叉”采样、封装、缓存、传输、解封复合、校正、存储、上传等操作;基于ADC通道间失配的自校正多项式校正采样数据,减少了ADC通道间的增益失配、失调/零位(offset/zero)失配;应用同步相参时钟和蛇形线微调线长技术,降低了ADC通道间的时间失配;采用高位匹配(附加时间戳序列号封装)技术,解决了高速“时间交叉采样”中数据丢失产生关联的全局误差难题。
-
公开(公告)号:CN102074055B
公开(公告)日:2012-06-20
申请号:CN201110000282.1
申请日:2011-01-04
IPC分类号: G06F13/00
CPC分类号: Y02P90/02
摘要: 本发明公开一种基于多机协同架构的快速记录仪及其自标定和多机协同方法。快速记录仪由4个信号调理模块、2个下位机MCU模块、双口RAM模块、上位机MCU模块、SDRAM模块、基准电压源模块、USB接口和显示模块组成,双下位机MCU模块+双口RAM模块+上位机MCU模块构成记录仪的多机协同架构,每个下位机MCU片内集成2个ADC、双下位机共4个ADC均由上位机闲置的计数/定时器提供AD同步采样的时钟信号;借助多机协同架构使采样、缓存、传输、存储、校正、显示、上传或转存等按序串行操作转化成同时进行的高效并行操作;根据离线生成的自标定多项式在线校正采样数据、提高了记录仪的精度;记录仪输入端采用模拟、数字双重滤波技术,再结合输出端的光电隔离USB通信,使快速记录仪具有优良的抗干扰性能。
-
公开(公告)号:CN102074055A
公开(公告)日:2011-05-25
申请号:CN201110000282.1
申请日:2011-01-04
IPC分类号: G07C3/00 , G05B19/418
CPC分类号: Y02P90/02
摘要: 本发明公开一种基于多机协同架构的快速记录仪及其自标定和多机协同方法。快速记录仪由4个信号调理模块、2个下位机MCU模块、双口RAM模块、上位机MCU模块、SDRAM模块、基准电压源模块、USB接口和显示模块组成,双下位机MCU模块+双口RAM模块+上位机MCU模块构成记录仪的多机协同架构,每个下位机MCU片内集成2个ADC、双下位机共4个ADC均由上位机闲置的计数/定时器提供AD同步采样的时钟信号;借助多机协同架构使采样、缓存、传输、存储、校正、显示、上传或转存等按序串行操作转化成同时进行的高效并行操作;根据离线生成的自标定多项式在线校正采样数据、提高了记录仪的精度;记录仪输入端采用模拟、数字双重滤波技术,再结合输出端的光电隔离USB通信,使快速记录仪具有优良的抗干扰性能。
-
公开(公告)号:CN102013120A
公开(公告)日:2011-04-13
申请号:CN201010524013.0
申请日:2010-10-29
IPC分类号: G07C3/00
摘要: 本发明公开一种制造业记录仪及其数据记录和数据完备性核查方法。记录仪由8个输入通道、8个程控放大A/D转换模块、9个光电隔离模块、频率输入模块、频率检测模块、数码显示模块、键盘操作模块、热印记录模块、FRAM存储模块、FLASH存储模块、实时时钟模块、E2PROM、看门狗模块、冷端温度检测模块、RS232通信接口模块、热敏打印机、报警控制模块组成;通过FRAM+FLASH存储架构既满足了记录仪对存取速度和存储空间的要求,又提升了数据的完备性;借助热敏打印机、MD5算法使记录仪电子数据具有三重核查功能;在不增加用户的日常运维工作量、且能确保记录仪的易用性的基础上克服了现有记录仪数据完备性和完全性的问题。
-
公开(公告)号:CN102013120B
公开(公告)日:2012-05-30
申请号:CN201010524013.0
申请日:2010-10-29
IPC分类号: G07C3/00
摘要: 本发明公开一种制造业记录仪及其数据记录和数据完备性核查方法。记录仪由8个输入通道、8个程控放大A/D转换模块、9个光电隔离模块、频率输入模块、频率检测模块、数码显示模块、键盘操作模块、热印记录模块、FRAM存储模块、FLASH存储模块、实时时钟模块、E2PROM、看门狗模块、冷端温度检测模块、RS232通信接口模块、热敏打印机、报警控制模块组成;通过FRAM+FLASH存储架构既满足了记录仪对存取速度和存储空间的要求,又提升了数据的完备性;借助热敏打印机、MD5算法使记录仪电子数据具有三重核查功能;在不增加用户的日常运维工作量、且能确保记录仪的易用性的基础上克服了现有记录仪数据完备性和完全性的问题。
-
公开(公告)号:CN102136841A
公开(公告)日:2011-07-27
申请号:CN201010573014.4
申请日:2010-11-30
IPC分类号: H03M1/54
摘要: 本发明公开一种高速高精度记录仪及其设计方法。高速高精度记录仪包括:信号调理模块、4个ADC模块、4个FIFO模块、2个SDRAM模块、ARM和FPGA单元组成的主从架构控制模块、以时钟芯片为核心的同步相参时钟模块和高精度基准电压源模块等;记录仪在并发时序逻辑控制下,并行完成“时间交叉”采样、封装、缓存、传输、解封复合、校正、存储、上传等操作;基于ADC通道间失配的自校正多项式校正采样数据,减少了ADC通道间的增益失配、失调/零位(offset/zero)失配;应用同步相参时钟和蛇形线微调线长技术,降低了ADC通道间的时间失配;采用高位匹配(附加时间戳序列号封装)技术,解决了高速“时间交叉采样”中数据丢失产生关联的全局误差难题。
-
公开(公告)号:CN201820275U
公开(公告)日:2011-05-04
申请号:CN201020582231.5
申请日:2010-10-29
IPC分类号: G07C3/00
摘要: 本实用新型公开一种制造业记录仪。记录仪由8个输入通道、8个程控放大A/D转换模块、9个光电隔离模块、频率输入模块、频率检测模块、数码显示模块、键盘操作模块、热印记录模块、FRAM存储模块、FLASH存储模块、实时时钟模块、E2PROM、看门狗模块、冷端温度检测模块、RS232通信接口模块、热敏打印机、报警控制模块组成;通过FRAM+FLASH存储架构既满足了记录仪对存取速度和存储空间的要求,又提升了数据的完备性;借助热敏打印机、MD5算法使记录仪电子数据具有三重核查功能;在不增加用户的日常运维工作量、且能确保记录仪的易用性的基础上克服了现有记录仪数据完备性和完全性的问题。
-
公开(公告)号:CN202084088U
公开(公告)日:2011-12-21
申请号:CN201120000453.6
申请日:2011-01-04
IPC分类号: G07C3/00
摘要: 本实用新型公开一种基于多机协同架构的快速记录仪。快速记录仪由4个信号调理模块、2个下位机MCU模块、双口RAM模块、上位机MCU模块、SDRAM模块、基准电压源模块、USB接口和显示模块组成,双下位机MCU模块+双口RAM模块+上位机MCU模块构成记录仪的多机协同架构,每个下位机MCU片内集成2个ADC、双下位机共4个ADC均由上位机闲置的计数/定时器提供AD同步采样的时钟信号;借助多机协同架构使采样、缓存、传输、存储、校正、显示、上传或转存等按序串行操作转化成同时进行的高效并行操作;根据离线生成的自标定多项式在线校正采样数据、提高了记录仪的精度;记录仪输入端采用模拟、数字双重滤波技术,再结合输出端的光电隔离USB通信,使快速记录仪具有优良的抗干扰性能。
-
公开(公告)号:CN201903917U
公开(公告)日:2011-07-20
申请号:CN201020641842.2
申请日:2010-11-30
IPC分类号: G07C3/00
摘要: 本实用新型公开一种高速高精度记录仪。高速高精度记录仪包括:信号调理模块、4个ADC模块、4个FIFO模块、2个SDRAM模块、ARM和FPGA单元组成的主从架构控制模块、以时钟芯片为核心的同步相参时钟模块和高精度基准电压源模块等;记录仪在并发时序逻辑控制下,并行完成“时间交叉”采样、封装、缓存、传输、解封复合、校正、存储、上传等操作;基于ADC通道间失配的自校正多项式校正采样数据,减少了ADC通道间的增益失配、失调/零位(offset/zero)失配;应用同步相参时钟和蛇形线微调线长技术,降低了ADC通道间的时间失配;采用高位匹配(附加时间戳序列号封装)技术,解决了高速“时间交叉采样”中数据丢失产生关联的全局误差难题。
-
公开(公告)号:CN102548134B
公开(公告)日:2014-01-29
申请号:CN201110417672.9
申请日:2011-12-14
申请人: 浙江大学
摘要: 本发明公开一种集成安防和紧急求助功能的数字可寻址照明系统及控制方法。它包括PC、主控器和1~64个节点,其中1~64个节点分为照明控制节点、照明执行节点、安防控制节点和一个安防执行节点;PC通过RS232串口与主控器相连,主控器、照明控制节点、照明执行节点、安防控制节点和安防执行节点均挂载在DALI总线上;系统基于DALI协议,遵循多控制器的DALI总线规范,通过设置DALI总线节点的持续查询时间和随机数冲突等待时间,本发明在传统DALI照明系统的基础上,增加照明控制节点、安防控制节点和安防执行节点,完成一套具有安防和紧急求助功能的DALI照明系统。集成安防功能的系统兼容传统的DALI照明系统既增加了控制灵活性,又降低了用户的总体拥有成本。
-
-
-
-
-
-
-
-
-