一种逐次逼近型ADC的逻辑控制系统

    公开(公告)号:CN111565048B

    公开(公告)日:2023-05-12

    申请号:CN202010545499.X

    申请日:2020-06-15

    IPC分类号: H03M1/38

    摘要: 一种逐次逼近型ADC的逻辑控制系统,包括采样控制模块(102)、转换控制模块(103)和数据产生模块(104);转换开始信号ADST和时钟信号CLK作为输入给到本发明逐次逼近型ADC的逻辑控制系统(101),在整个转换过程中ADST须保持为高电平;采样控制模块(102)的输出SAMPLE控制DAC模块(105)的采样,SAMPLE为1时DAC模块(105)进行采样,采样控制模块(102)的输出PULSE为一个时钟宽度的高电平脉冲连接到转换控制模块(103);转换控制模块(103)的输出B[11:0]连接到数据产生模块(104),其输出VALID信号为数据转换完成标志;数据产生模块(104)输出DA[11:0]连接到DAC模块(105),DAC的输出模拟电压与参考电压VREF进行逐次逼近比较,数据产生模块(104)记录逐位比较的比较器(106)的输出结果CMP,得到最接近输入电压的AD[11:0]数据。

    一种低EMI自动变频的PWM控制电路
    2.
    发明公开

    公开(公告)号:CN113691244A

    公开(公告)日:2021-11-23

    申请号:CN202110923300.7

    申请日:2021-08-11

    IPC分类号: H03K7/08 H03K5/00 H03K3/013

    摘要: 一种低EMI自动变频的PWM控制电路,包括自动变频控制模块、频率可编程时钟模块和PWM模块;自动变频控制模块的输出为CTRL ,连接到频率可编程时钟模块;频率可编程时钟模块的输出时钟CLK作为PWM模块的源时钟;PWM模块的输出PWMOUT为最终的PWM输出信号,而输出信号PWMTRG为自动变频控制模块的输入;该自动变频控制模块包含一个定时器和一个加减法器,且需要设置定时计数寄存器、中心频率寄存器、步进寄存器和步进计数寄存器;该PWM模块由预分频器、16位的计数器和比较器组成。本发明不仅实现了很好的出雾效果,并在不增加硬件成本的条件下,有效降低了EMI。

    一种逐次逼近型ADC的逻辑控制系统

    公开(公告)号:CN111565048A

    公开(公告)日:2020-08-21

    申请号:CN202010545499.X

    申请日:2020-06-15

    IPC分类号: H03M1/38

    摘要: 一种逐次逼近型ADC的逻辑控制系统,包括采样控制模块(102)、转换控制模块(103)和数据产生模块(104);转换开始信号ADST和时钟信号CLK作为输入给到本发明逐次逼近型ADC的逻辑控制系统(101),在整个转换过程中ADST须保持为高电平;采样控制模块(102)的输出SAMPLE控制DAC模块(105)的采样,SAMPLE为1时DAC模块(105)进行采样,采样控制模块(102)的输出PULSE为一个时钟宽度的高电平脉冲连接到转换控制模块(103);转换控制模块(103)的输出B[11:0]连接到数据产生模块(104),其输出VALID信号为数据转换完成标志;数据产生模块(104)输出DA[11:0]连接到DAC模块(105),DAC的输出模拟电压与参考电压VREF进行逐次逼近比较,数据产生模块(104)记录逐位比较的比较器(106)的输出结果CMP,得到最接近输入电压的AD[11:0]数据。

    一种电容内置的晶体振荡电路

    公开(公告)号:CN111555717A

    公开(公告)日:2020-08-18

    申请号:CN202010541004.6

    申请日:2020-06-15

    IPC分类号: H03B5/24 H03B5/02

    摘要: 一种电容内置的晶体振荡电路,包括两个单端放大器A23和A24、两个内置电容C21和C22、反相驱动电路I25和限压电路I26;单端放大器A23的输入端连接到晶体管脚XI,输出端连接到内置电容C21的负端,内置电容C21的正端连接到晶体管脚XI;单端放大器A24的输入端连接到晶体管脚XO,输出端连接到内置电容C22的负端,内置电容C22的正端连接到晶体管脚XO;内置电容C21和内置电容C22的电容值相等。本发明所述晶体振荡电路,只需通过集成少量电容,实现了等效的晶体负载电容内置,且能够有效的保证电容容值精度。该发明将有助于降低电子钟表类产品的成本,取得在市场上的优势。

    一种真单边长延迟电路
    5.
    发明公开

    公开(公告)号:CN110690877A

    公开(公告)日:2020-01-14

    申请号:CN201911021098.8

    申请日:2019-10-25

    发明人: 陈艳波 仵博 卢晋

    IPC分类号: H03K5/13 H03K5/00

    摘要: 一种真单边长延迟电路,包含输入模块、延迟单元和输出模块。输入模块、延迟单元和输出模块依次电性连接,与此同时输入模块和输出模块直接电性连接;输入模块由反相器或缓冲器组成,产生与输入信号同相和反相的信号;延迟单元由充放电电流镜、控制开关和电容组成;从输入模块出来的同相和反相的信号连接到延迟单元,该信号控制延迟单元的充电和放电;输出模块对延迟单元的输出和来自输入信号的同相信号(或反相信号)进行逻辑处理,以彻底消除输出电平下降(或上升)在延迟单元产生的微小延迟。采用本发明技术,可以实现真正的单边延迟,且延迟时间可以足够长,节省了功耗及芯片成本。

    一种桥梁伸缩缝监测装置

    公开(公告)号:CN110736418B

    公开(公告)日:2024-07-12

    申请号:CN201911110878.X

    申请日:2019-11-14

    摘要: 一种桥梁伸缩缝监测装置,包括壳体、钥匙电源开关、太阳能电池板、蓄电池、单片机模块、GPRS模块、短信模块,还具有探测设备,探测设备包括筒体、弹簧、滑动板、支撑板、前活动板、变形量检测机构和检测开关,支撑板和筒体安装在一起;筒体内有支撑杆,支撑杆左侧端有支撑座板,变形量检测机构和检测开关分别安装在支撑座板左侧上下端;弹簧套在支撑杆外侧,前活动板的前连接杆和滑动板固定安装在一起;盖安装在筒体左端;太阳能电池板安装在壳体上外端,单片机模块、GPRS模块、短信模块安装在电路板上,电路板和钥匙电源开关、蓄电池安装在壳体下端内并和探测机构的变形量检测机构、检测开关之间经导线连接。本发明能实时检测桥梁伸缩缝宽度。

    一种电容内置的晶体振荡电路

    公开(公告)号:CN111555717B

    公开(公告)日:2023-05-12

    申请号:CN202010541004.6

    申请日:2020-06-15

    IPC分类号: H03B5/24 H03B5/02

    摘要: 一种电容内置的晶体振荡电路,包括两个单端放大器A23和A24、两个内置电容C21和C22、反相驱动电路I25和限压电路I26;单端放大器A23的输入端连接到晶体管脚XI,输出端连接到内置电容C21的负端,内置电容C21的正端连接到晶体管脚XI;单端放大器A24的输入端连接到晶体管脚XO,输出端连接到内置电容C22的负端,内置电容C22的正端连接到晶体管脚XO;内置电容C21和内置电容C22的电容值相等。本发明所述晶体振荡电路,只需通过集成少量电容,实现了等效的晶体负载电容内置,且能够有效的保证电容容值精度。该发明将有助于降低电子钟表类产品的成本,取得在市场上的优势。

    一种桥梁伸缩缝监测装置

    公开(公告)号:CN110736418A

    公开(公告)日:2020-01-31

    申请号:CN201911110878.X

    申请日:2019-11-14

    摘要: 一种桥梁伸缩缝监测装置,包括壳体、钥匙电源开关、太阳能电池板、蓄电池、单片机模块、GPRS模块、短信模块,还具有探测设备,探测设备包括筒体、弹簧、滑动板、支撑板、前活动板、变形量检测机构和检测开关,支撑板和筒体安装在一起;筒体内有支撑杆,支撑杆左侧端有支撑座板,变形量检测机构和检测开关分别安装在支撑座板左侧上下端;弹簧套在支撑杆外侧,前活动板的前连接杆和滑动板固定安装在一起;盖安装在筒体左端;太阳能电池板安装在壳体上外端,单片机模块、GPRS模块、短信模块安装在电路板上,电路板和钥匙电源开关、蓄电池安装在壳体下端内并和探测机构的变形量检测机构、检测开关之间经导线连接。本发明能实时检测桥梁伸缩缝宽度。

    一种基于大数据建模分析技术的人才培养质量动态追踪及评估方法

    公开(公告)号:CN114971143A

    公开(公告)日:2022-08-30

    申请号:CN202210239858.8

    申请日:2022-07-03

    摘要: 一种基于大数据建模分析技术的人才培养质量动态追踪及评估方法,包括下列步骤S1至步骤S4:步骤S1是人才需求模块分析:形成人才需求数据,包括产业结构目录及人才需求目录两个行为子数据;步骤S2是学校人才培养模块分析:将市场对人才的专业、技能及综合素质要求与学校专业设置、课程设置、教学模式几个方面进行匹配分析;步骤S3是人才评估模块:结合学生全量数据,建立学生综合能力评估模块,构建完整的学生综合能力画像;步骤S4是人才培养质量评估及匹配模块:多维度交叉匹配分析学生所学知识及个人品质与企业人才招聘硬实力、软实力的匹配度。本发明能力测评考察范围广泛,测评结果准确性和真实性都很高。

    一种用于8051架构MCU烧录及仿真的单线通信方法

    公开(公告)号:CN113656047A

    公开(公告)日:2021-11-16

    申请号:CN202110923547.9

    申请日:2021-08-11

    IPC分类号: G06F8/61 G06F13/40

    摘要: 一种用于8051架构MCU烧录及仿真的单线通信方法,MCU单线接口存在普通模式和调试模式,普通模式用于一般的数据交互,调试模式实现MCU的烧录和仿真;主机和从机通过一根数据线相连;MCU单线接口初始化时处于步骤S1普通模式下;普通模式每接收或发送一个包,会产生中断和相应的标志位,由MCU软件程序对MCU单线接口的发送和接受寄存器进行读写,进行数据处理;在步骤S1状态下,当上位机连续发送若干个进入命令包,则进入步骤S2进入判断;判断所接收到的进入命令包,是否符合规定的进入命令包,若进入命令包正确,MCU由进入步骤S3调试模式空闲状态,否则MCU单线接口回到步骤S1普通模式。本发明只需引出3根连接线,就能实现对MCU的烧录和仿真,极大减少硬件成本。