用于对中央处理器CPU进行安全检测的方法、装置和系统

    公开(公告)号:CN108345522B

    公开(公告)日:2019-03-29

    申请号:CN201711359938.2

    申请日:2017-12-15

    IPC分类号: G06F11/22

    摘要: 本发明提供了一种用于对中央处理器CPU进行安全检测的方法、装置和系统。所述方法包括:当所述检测处理器检测分析到读操作指令时,确定所述读操作指令是否对应于读外设的操作;当所述读操作指令对应于读外设的操作时,暂停检测分析所述读操作指令,并确定是否有尚未检测分析的、在所述CPU执行的所述读操作指令对应的读操作响应之前的至少一个外设发起的读写操作;如有尚未检测分析的所述至少一个外设发起的读写操作,检测分析所述至少一个外设发起的读写操作后,再检测分析所述读操作指令;如没有尚未检测分析的所述至少一个外设发起的读写操作,恢复检测分析所述读操作指令。本发明实施例能够有效地保证处理器安全检测过程中检测分析结果的可靠性。

    处理器输入输出操作的处理方法、处理装置及系统

    公开(公告)号:CN108345792B

    公开(公告)日:2019-11-12

    申请号:CN201711360110.9

    申请日:2017-12-15

    IPC分类号: G06F21/56 G06F13/20 G06F11/30

    摘要: 本发明提供了一种处理器输入输出操作的处理方法、处理装置及系统,该处理方法应用于输入输出记录装置。所述输入输出记录装置设置于处理器CPU与外设之间,用于记录所述CPU与所述外设之间的数据读写操作。所述处理方法包括:确定是否有所述CPU发起的读操作响应数据包到达所述输入输出记录装置;当有所述CPU发起的读操作响应数据包到达时,将所述CPU发起的读操作响应数据包及其之前到达所述输入输出记录装置的所述外设发起的数据读写操作的数据包发送至所述CPU。本发明通过控制输入输出记录装置对缓存在其中的数据包的发送时机,能够保证处理器CPU发起的读操作事件与该外设发起的数据读写操作事件不错序,并且可以避免出现死锁问题。

    用于可重构处理系统的查表算子及其配置方法

    公开(公告)号:CN108170203B

    公开(公告)日:2020-06-16

    申请号:CN201810110047.1

    申请日:2018-02-02

    IPC分类号: G06F1/03

    摘要: 本发明提供了一种用于可重构处理系统的查表算子,其特征在于,所述查表算子包括:多个查找表单元S‑Box,每个所述查找表单元S‑Box中包括至少一个查找表,其中,响应于输入数据输入至所述查表算子,所述查表算子中的一个或多个查找表单元S‑Box对所述输入数据进行处理。本发明还提供了一种用于可重构处理系统的查表算子配置方法。

    用于可重构处理系统的任务分配方法和系统

    公开(公告)号:CN108363615B

    公开(公告)日:2019-05-14

    申请号:CN201710846262.3

    申请日:2017-09-18

    IPC分类号: G06F9/48 G06F9/50

    摘要: 本公开提供了一种用于可重构处理系统的任务分配方法,所述方法包括:确定可重构处理系统的硬件处理资源的使用状况,其中,所述硬件处理资源包括m个任务通道以及可重构计算阵列,一个任务通道一次能够控制所述可重构计算阵列中的至少一个算子处理一个任务,m为正整数;根据所述硬件处理资源的使用状况,分配n个待处理任务中的第一任务,使得所述m个任务通道中的至少一个任务通道控制所述可重构计算阵列同时处理包括所述第一任务的至少一个任务,n为正整数。本公开还提供了一种用于可重构处理系统的任务分配系统。

    数据抽取装置、数据抽取方法及流密码生成装置

    公开(公告)号:CN116263777A

    公开(公告)日:2023-06-16

    申请号:CN202111544906.6

    申请日:2021-12-15

    IPC分类号: G06F16/25 G06F16/23 G06F21/60

    摘要: 本发明提供一种数据抽取装置,包括:反馈移位寄存器,配置有至少一个抽取端口,其中,每一个抽取端口分配有不同的地址,所述地址适用于选择特定位的抽取端口;数据抽取模块,配置有至少一个抽头,所述至少一个抽头与所述至少一个抽取端口对应连接,以抽取数据,所述数据抽取模块根据所述地址选择特定位的抽取端口头对所述反馈移位寄存器进行数据抽取;反馈运算阵列,用于对所述数据抽取模块抽取的数据进行反馈运算;所述反馈运算阵列的输出端反馈连接至所述反馈移位寄存器,以用于将反馈运算结果反馈至所述反馈移位寄存器。本发明还提供一种多级数据抽取装置、流密码生成装置及数据抽取方法。

    信息处理方法和装置
    6.
    发明授权

    公开(公告)号:CN107562686B

    公开(公告)日:2019-12-10

    申请号:CN201710717525.0

    申请日:2017-08-18

    IPC分类号: G06F15/17 G06F13/42

    摘要: 本公开实施例提供了信息处理方法和装置。该方法包括:生成第一命令帧,第一命令帧包括任务信息,任务信息用于指示可重构处理系统执行第一任务;将第一命令帧写入PCIe命令空间中,PCIe命令空间由第一处理器系统和可重构处理系统共享;从PCIe命令空间中获得来自可重构处理系统的第一应答帧,其中,第一应答帧包括返回信息,返回信息用于指示可重构处理系统针对第一任务得到的结果。利用本公开实施例,能够实现第一处理器系统与可重构处理系统之间的简单高效交互。

    处理器调试方法和系统

    公开(公告)号:CN108628693B

    公开(公告)日:2019-10-25

    申请号:CN201810347283.5

    申请日:2018-04-17

    IPC分类号: G06F11/07 G06F11/263

    摘要: 本发明提供了一种处理器调试方法,所述处理器包括可重构计算阵列,所述可重构计算阵列包括多个处理单元以及与所述多个处理单元对应的多个寄存器。所述方法包括,接收调试指令,通过令牌控制至少一个处理单元在使能状态与非使能状态下切换,以控制所述可重构计算阵列执行所述调试指令,产生调试数据并存储于与所述至少一个处理单元对应的寄存器中,以及导出所述至少一个处理单元对应的寄存器中的调试数据。本发明还提供了一种处理器调试系统以及一种计算机可读存储介质。本发明实施例能够提高可重构处理器的调试效率。

    数据自同构处理方法及装置
    8.
    发明公开

    公开(公告)号:CN118468306A

    公开(公告)日:2024-08-09

    申请号:CN202410534692.1

    申请日:2024-04-29

    IPC分类号: G06F21/60 H04L9/00

    摘要: 本公开提供了一种数据自同构处理方法及装置,可以应用于计算机领域、加密技术领域。该数据自同构处理方法包括:获取与初始数据对应的第一位反转矩阵;基于预设的元素位置映射关系,对第一位反转矩阵的第一元素进行位置转换,得到第一转置矩阵,第一转置矩阵表征对初始数据进行转置操作的结果,第一转置矩阵包括第一转置元素;根据与第一转置元素相关的元素移位信息,对第一转置元素执行地址映射操作,得到第二转置矩阵,其中,元素移位信息是基于地址映射操作函数处理第一转置元素的矩阵位置得到的;基于元素位置映射关系,对第二转置矩阵的第二转置元素进行位置转换,得到表征对初始数据进行自同构处理后的目标位反转矩阵。

    一种可重构处理单元阵列

    公开(公告)号:CN112579516B

    公开(公告)日:2024-07-05

    申请号:CN202011550066.X

    申请日:2020-12-24

    IPC分类号: G06F15/78 G06F21/72

    摘要: 本发明涉及集成电路技术领域,具体公开了一种可重构处理单元阵列,其特征在于,包括:数据抽取端口,与反馈运算阵列连接;反馈运算阵列,包括第一拼接移位单元、第二拼接移位单元、寄存器、算术运算单元和可重构S盒;第一拼接移位单元与数据抽取端口连接;算术运算单元用于根据第一拼接移位单元的输出数据以及寄存器的输出数据按照配置信息选择路由网络进行算术运算,并输出密钥流;其中寄存器的输入端与可重构S盒的输出端连接,可重构S盒的输入端与第二拼接移位单元的输出端连接,第二拼接移位单元的输入端与算数运算单元的输出端连接。本发明提供的可重构处理单元阵列能够保证数据交互速率的前提下实现互连的灵活性,降低功耗。

    基于级联开关和响应筛选电路的APUF电路结构

    公开(公告)号:CN115001694B

    公开(公告)日:2023-07-11

    申请号:CN202110231457.3

    申请日:2021-03-02

    IPC分类号: H04L9/32

    摘要: 本申请提出一种基于级联开关和响应筛选电路的仲裁物理不可克隆函数APUF电路结构,包括:基于级联结构的多值APUF开关单元、亚稳态检测电路和APUF电路;多值APUF开关单元包括将多个小交换单元进行级联形成三个交换级,每个小交换单元内部和交换级之间的延时路径均相同,以使多值APUF开关单元内部所有的延时路径对称;亚稳态检测电路与APUF电路的仲裁器连接,检测仲裁器的输出是否存在振荡情况,通过上升下降沿触发器将振荡情况转化为数字信息,根据数字信息确定仲裁器响应是否稳定,通过亚稳态检测电路的筛选电路筛选不稳定响应。由此,通过分级实现交换行为,保证整个级联开关路径对称性,设计亚稳态检测电路对响应产生过程中亚稳态现象进行检测,提高稳定性。