显示面板和显示装置
    1.
    实用新型

    公开(公告)号:CN220367504U

    公开(公告)日:2024-01-19

    申请号:CN202321721112.7

    申请日:2023-06-30

    IPC分类号: G02F1/1362 G02F1/1345

    摘要: 本申请公开了一种显示面板和显示装置,所述显示面板包括对盒设置的第一基板和第二基板,所述第一基板和所述第二基板之间设置有液晶层,所述第一基板包括层叠设置的第一衬底基板和公共电极层;所述第二基板包括层叠设置的第二衬底基板和第一金属层,所述第一金属层形成有间隔设置的公共线和扫描线;所述公共线的上方设置有导电层,且所述导电层在所述第二衬底基板上的正投影覆盖所述公共线和所述扫描线之间的间隙;所述导电层与所述公共线连接以获得电信号,所述导电层和所述公共电极层的电信号相同。本申请通过以上方式,改善由于显示面板对组精度的影响,导致遮挡公共线与扫描线之间的黑矩阵错位,产生的漏光问题。

    阵列基板及液晶显示面板

    公开(公告)号:CN114384731B

    公开(公告)日:2024-06-28

    申请号:CN202111640564.8

    申请日:2021-12-29

    发明人: 杨艳娜 袁海江

    摘要: 本申请涉及一种阵列基板及液晶显示面板。该液晶显示面板包括显示区和位于显示区外围的非显示区,其中,阵列基板在非显示区设置有间隔分布的多个导电焊盘,导电焊盘包括依次形成于衬底基板上的第一金属层、绝缘层和导电层,第一金属层与位于显示区的第一公共电极同层且电连接,绝缘层形成有多个过孔,以使导电层与第一公共电极电连接,过孔呈狭缝状设置,且过孔与第一方向之间呈预定夹角设置,第一方向为非显示区围合显示区的方向。该阵列基板可以防止配向膜液滴在非显示区堆积,避免框胶中的导电颗粒不能穿刺配向膜而出现导通不良的问题,改善显示效果。

    阵列基板、显示面板及显示设备
    3.
    发明公开

    公开(公告)号:CN118033953A

    公开(公告)日:2024-05-14

    申请号:CN202410378359.6

    申请日:2024-03-28

    发明人: 杨艳娜 叶利丹

    IPC分类号: G02F1/1362 G02F1/1368

    摘要: 本申请公开了一种阵列基板、显示面板及显示设备,涉及显示技术领域。阵列分布的多个像素单元和在行方向上延伸且平行的多条扫描线,像素单元包括在列方向上依次排列的第一子像素、第二子像素以及第三子像素,第一子像素、第二子像素以及第三子像素分别连接一条扫描线,像素单元中设有扫描线走线区域与金属遮光区域,扫描线走线区域位于像素单元中第一子像素、第二子像素以及第三子像素之间的任一个间隔区域内,像素单元连接的扫描线均位于像素单元的扫描线走线区域内,金属遮光区域位于像素单元中除扫描线走线区域外的间隔区域内。将扫描线集中设置,能够减小需要使用黑色矩阵进行遮光的范围,提高开口率,提升穿透率。

    阵列基板及显示装置
    4.
    发明授权

    公开(公告)号:CN114355690B

    公开(公告)日:2022-05-24

    申请号:CN202210258029.4

    申请日:2022-03-16

    发明人: 杨艳娜 李伟

    IPC分类号: G02F1/1362 G02F1/1343

    摘要: 本申请公开了一种阵列基板及显示装置,属于显示技术领域。该阵列基板包括衬底基板和位于衬底基板上的多个像素电极、多个第一公共电极、第一公共信号线和连接线。第一公共电极即为阵列基板公共电极。连接线连接于第一公共信号线与第一公共电极之间,以使第一公共信号线可以通过连接线输出电压至第一公共电极。阵列基板还包括侦测线,侦测线与第一公共信号线相互绝缘,且侦测线在衬底基板的正投影与第一公共信号线在衬底基板的正投影具有至少一个交点。侦测线还延伸至衬底基板外。如此,当使侦测线和第一公共信号线连接在一起时,即可在衬底基板外通过检测侦测线的电压变化,得到阵列基板公共电极的电压变化。

    阵列基板、显示面板及显示装置

    公开(公告)号:CN112349734A

    公开(公告)日:2021-02-09

    申请号:CN202011228463.5

    申请日:2020-11-05

    发明人: 杨艳娜 李伟

    摘要: 本发明公开一种阵列基板、显示面板及显示装置,其中,阵列基板包括钝化层及设于钝化层上的像素电极层,该阵列基板还包括电连接区及高度补偿区,其中,所述钝化层于所述电连接区设有过孔,且所述钝化层于所述电连接区形成凸起,所述像素电极层部分设于所述电连接区,并伸入所述过孔;所述高度补偿区的顶层结构的表面与所述像素电极层设于所述电连接区的部分的表面平齐,以使所述阵列基板在与彩膜基板对盒时,所述彩膜基板上的同一隔垫物同时被所述电连接区的所述像素电极层和所述高度补偿区的顶层结构支撑。本发明技术方案的阵列基板具有提高显示面板稳定性的优点。

    显示装置
    6.
    发明授权

    公开(公告)号:CN108269542B

    公开(公告)日:2020-03-03

    申请号:CN201810003539.0

    申请日:2018-01-03

    发明人: 杨艳娜

    IPC分类号: G09G3/36

    摘要: 显示装置的显示面板的子像素电连接对应行的栅极线,数据线分别电连接同一个像素的两相邻子像素,在第一像素组中,第一栅极线与第三栅极线分别电连接同一列的子像素,第二栅极线与第四栅极线电连接同一列的子像素,在第二像素组中,第一栅极线与第四栅极线分别电连接同一列子像素,第二栅极线与第三栅极线分别电连接同一列子像素。在一个帧时间内,数据信号通过第n条数据线及第n+1条数据线驱动同一个像素的极性为相反,数据信号通过第n条数据线与第n+1条数据线驱动同一像素组的列方向相邻两个子像素的极性为相同。本申请可改善垂直串扰问题。

    阵列基板以及显示面板
    7.
    发明公开

    公开(公告)号:CN110275354A

    公开(公告)日:2019-09-24

    申请号:CN201910372165.4

    申请日:2019-05-06

    发明人: 杨艳娜

    IPC分类号: G02F1/1339 G02F1/1337

    摘要: 本申请涉及一种阵列基板以及显示面板。阵列基板包括:衬底基板;取向膜,布满显示区,且由显示区延伸至非显示区;功能膜层,位于衬底基板与取向膜之间,包括相互连接的功能部与挡墙部,挡墙部的厚度大于功能部的厚度;挡墙部位于显示区与框胶区之间,用于阻挡取向膜延伸至框胶区。本实施例阵列基板可有效阻挡取向膜延伸至框胶区。因此,在框胶区点框胶时,框胶不会与取向膜重叠,进而可以保持良好的粘着力,从而有效防止显示面板出现气泡等现象。

    彩膜基板及其制作方法和显示装置

    公开(公告)号:CN110221473A

    公开(公告)日:2019-09-10

    申请号:CN201910370200.9

    申请日:2019-05-06

    发明人: 杨艳娜

    摘要: 本发明实施例提供了一种彩膜基板及其制作方法和显示装置。彩膜基板包括衬底基板、黑矩阵、色阻层和公共电极层。黑矩阵设置于衬底基板的表面,并在衬底基板上限定出多个第一透光区域、多个第二透光区域和多个第三透光区域。色阻层包括第一色阻、第二色阻和第三色阻,第一色阻、第二色阻和第三色阻分别设置于第一透光区域、第二透光区域和第三透光区域,第一色阻覆盖相邻的两个第一透光区域之间的黑矩阵,第二色阻覆盖相邻的两个第二透光区域之间的黑矩阵,相邻的两个第三透光区域中的第三色阻通过黑矩阵间隔开。其中,第三色阻的透光率小于第一色阻的透光率以及第二色阻的透光率。

    显示面板及显示装置
    9.
    发明公开

    公开(公告)号:CN109856870A

    公开(公告)日:2019-06-07

    申请号:CN201910241262.X

    申请日:2019-03-28

    发明人: 杨艳娜

    摘要: 本发明涉及一种显示面板,包括:TFT阵列基板、与所述TFT阵列基板对向设置的彩膜基板以及设置于所述TFT阵列基板和所述彩膜基板之间的液晶层;所述TFT阵列基板包括第一基板和设置于所述第一基板上的导电图案层,所述导电图案层包括数据线;所述彩膜基板包括第二基板和设置于所述第二基板上的公共电极层;其中,所述TFT阵列基板还包括介质层,设置于所述数据线背离所述第一基板的表面,所述介质层的介电常数小于预设介电常数。上述显示面板,通过在数据线上设置介质层,且介质层的介电常数小于预设介电常数,故可以降低数据线与公共电极层之间的耦合电容的介电常数,降低耦合电容的容量,从而降低水平串扰的风险。

    显示面板、像素充电方法和计算机可读存储介质

    公开(公告)号:CN109493779A

    公开(公告)日:2019-03-19

    申请号:CN201811429900.2

    申请日:2018-11-27

    发明人: 杨艳娜 宋振莉

    IPC分类号: G09G3/20

    摘要: 本申请公开了一种像素充电方法,像素充电方法包括以下步骤:在检测到薄膜晶体管基板上第一颗栅极集成电路打开时,获取预设充电时长以及当前时间点;根据预设充电时长以及当前时间点,确定薄膜晶体管基板上除第一颗栅极集成电路之外各个目标栅极集成电路对应的扫描线的预充时间段以及实际充电时间段;控制各个目标栅极集成电路的扫描线对应的薄膜晶体管开关,在扫描线对应的预充时间段以及实际充电时间段打开,以对扫描线对应的像素进行充电,其中,薄膜晶体管基板上数据线对应的各个像素电极的电压极性相同。本申请还公开一种显示面板和可读存储介质。本申请保证了显示面板的整体亮度均匀性。