-
公开(公告)号:CN113168584A
公开(公告)日:2021-07-23
申请号:CN201980081137.5
申请日:2019-11-26
IPC分类号: G06N10/00
摘要: 本公开描述了用于减少量子电路中的双量子比特门的方法、装置、计算机可读介质和/或方式,可以包括:接收网表,该网表包括与形成所述量子电路的第一多个双量子比特量子门有关的信息;对与第一多个双量子比特量子门有关的信息执行受控门取消操作,以产生在功能上等效于所述第一多个双量子比特量子门的第二多个双量子比特量子门,其中,所述第一多个双量子比特量子门中的双量子比特量子门的第一数量大于所述第二多个双量子比特量子门中的双量子比特量子门的第二数量;生成包含关于所述第二多个双量子比特量子门的信息的新网表;以及提供所述新网表以基于所述第二多个双量子比特量子门实现所述量子电路的功能。
-
公开(公告)号:CN113168584B
公开(公告)日:2022-08-05
申请号:CN201980081137.5
申请日:2019-11-26
IPC分类号: G06N10/00 , G06F30/327
摘要: 本公开描述了用于减少量子电路中的双量子比特门的方法、装置、计算机可读介质和/或方式,可以包括:接收网表,该网表包括与形成所述量子电路的第一多个双量子比特量子门有关的信息;对与第一多个双量子比特量子门有关的信息执行受控门取消操作,以产生在功能上等效于所述第一多个双量子比特量子门的第二多个双量子比特量子门,其中,所述第一多个双量子比特量子门中的双量子比特量子门的第一数量大于所述第二多个双量子比特量子门中的双量子比特量子门的第二数量;生成包含关于所述第二多个双量子比特量子门的信息的新网表;以及提供所述新网表以基于所述第二多个双量子比特量子门实现所述量子电路的功能。
-
公开(公告)号:CN111602151B
公开(公告)日:2024-06-04
申请号:CN201880068411.0
申请日:2018-10-19
IPC分类号: G06N10/00
摘要: 本公开描述了用于优化胜过传统计算机的量子计算中期望的大小和类型的量子电路的自动化技术的实施方式。本公开示出了如何处理连续门参数并报告了能够优化大规模量子电路的一组快速算法。对于所考虑的基准套件,所描述的技术获得门数的大量减少。特别地,与先前的方法相比,本公开中的技术在明显更少的时间内提供更好的优化,同时进行最小的结构改变以便保留底层量子算法的基本布局。这些技术提供的结果有助于缩小可在现有量子计算硬件上运行的计算与更高级的计算之间的差距,这些更高级计算在量子计算硬件中实施更具挑战性,但有望胜过传统计算机可以实现的计算。
-
公开(公告)号:CN111602151A
公开(公告)日:2020-08-28
申请号:CN201880068411.0
申请日:2018-10-19
IPC分类号: G06N10/00
摘要: 本公开描述了用于优化胜过传统计算机的量子计算中期望的大小和类型的量子电路的自动化技术的实施方式。本公开示出了如何处理连续门参数并报告了能够优化大规模量子电路的一组快速算法。对于所考虑的基准套件,所描述的技术获得门数的大量减少。特别地,与先前的方法相比,本公开中的技术在明显更少的时间内提供更好的优化,同时进行最小的结构改变以便保留底层量子算法的基本布局。这些技术提供的结果有助于缩小可在现有量子计算硬件上运行的计算与更高级的计算之间的差距,这些更高级计算在量子计算硬件中实施更具挑战性,但有望胜过传统计算机可以实现的计算。
-
-
-