-
公开(公告)号:CN1967650B
公开(公告)日:2012-07-04
申请号:CN200610160358.6
申请日:2006-11-15
申请人: 瑞萨电子株式会社
CPC分类号: G09G3/3688 , G09G3/3611 , G09G2300/0426 , G09G2310/0218 , G09G2310/027 , G09G2320/0276 , G09G2320/0673 , G09G2370/08
摘要: 一种显示器件,包括显示板(1),数据线驱动电路(2)、定时控制单元(4)和参数输出单元(5)。数据线驱动电路(2)驱动显示板(1)上的数据线。该定时控制单元(4)在预定时刻将基于图像信号的输入灰度信号输出至数据线驱动电路(2)。参数输出单元(5)根据显示板(1)的驱动电压和亮度输出用于执行伽玛校正的转换参数。数据线驱动电路(2)包括:校正电路(21),其基于转换参数将输入灰度信号转换为输出灰度信号,并输出所转换的信号,以及D/A转换电路(23),其将输出灰度信号转换为模拟信号的数据线驱动信号,并驱动数据线。
-
公开(公告)号:CN102103847B
公开(公告)日:2014-10-22
申请号:CN201010603140.X
申请日:2010-12-21
申请人: 瑞萨电子株式会社
IPC分类号: H04L7/00
CPC分类号: G09G5/006 , G09G3/2096 , G09G2320/02 , G09G2320/0247 , G09G2370/10
摘要: 本发明涉及时钟数据恢复电路和用于显示装置的数据传输设备及其方法。时钟数据恢复电路包括:采样电路(SC),其通过2x超采样来采样输入数据;频率检测电路(FD),其检测通过采样电路(SC)采样的输入数据和恢复时钟之间的频率差;相位检测电路(PD),其检测在通过采样电路(SC)采样的输入数据和恢复时钟之间的相位差;电压控制振荡器电路(VCO),其至少根据通过相位检测电路(PD)检测的相位差将恢复时钟输出到采样电路(SC);以及,频率检测控制电路(FDC),在接收显示数据作为输入数据时,其停止频率检测电路(FD)的工作。
-
公开(公告)号:CN101290740B
公开(公告)日:2011-09-14
申请号:CN200810087097.9
申请日:2008-04-11
申请人: 瑞萨电子株式会社
发明人: 堀良彦
摘要: 根据本发明的一个方面,提供一种显示单元的驱动器,其包括保持灰度信息的锁存电路,根据该锁存电路保持的灰度信息输出模拟信号的D/A转换器,设置在该锁存电路和该D/A转换器之间的测试电路,该测试电路输入或输出关于该锁存电路的测试信号,在正常操作中将该D/A转换器的电压输出与驱动器输出端连接的开关,以及在测试操作中将该测试电路与该驱动器输出端连接并且在正常操作中将该测试电路与该驱动器输出端断开的测试开关。
-
公开(公告)号:CN101640023B
公开(公告)日:2013-06-12
申请号:CN200910161811.9
申请日:2009-08-03
申请人: 瑞萨电子株式会社
发明人: 堀良彦
IPC分类号: G09G3/20
CPC分类号: G09G3/20 , G09G2310/0275 , G09G2310/08 , G09G2330/06 , G09G2370/08
摘要: 本发明涉及一种显示装置和信号驱动器。显示装置包括显示部分(3);信号驱动器(1);以及延迟控制电路(23)。显示部分(3)被连接至多个信号线组。信号驱动器(1)被连接至多个信号线组并且在单个水平时段中分别按时序将多个视频数据组输出至多个信号线组。所述时序中的每一个时序从相邻的时序移位预定时间。延迟控制电路(23)在每个水平时段改变预定时间并且将该预定时间提供给信号驱动器。
-
公开(公告)号:CN102855854A
公开(公告)日:2013-01-02
申请号:CN201210225466.2
申请日:2012-06-29
申请人: 瑞萨电子株式会社
IPC分类号: G09G3/36
CPC分类号: G09G5/363 , G09G3/3406 , G09G3/3607 , G09G3/3648 , G09G2310/0264 , G09G2310/08 , G09G2320/0252 , G09G2320/0285 , G09G2330/06 , G09G2340/02 , G09G2340/16
摘要: 本发明涉及显示器和显示控制电路。显示器的显示器控制电路从通过对于与当前帧的图像数据对应的压缩数据执行压缩处理和解压缩处理而获得的当前帧解压缩压缩数据和通过对于前一个帧的图像数据执行压缩处理和解压缩处理而获得的前一个帧解压缩压缩数据执行过驱动处理数据的产生和过驱动的正确方向的检测,并且通过根据检测的正确方向校正过驱动处理数据而产生校正后过驱动处理数据。显示器控制电路向驱动器发送通过压缩校正后过驱动处理数据而获得的校正后压缩数据作为传送压缩数据。
-
公开(公告)号:CN102376285B
公开(公告)日:2016-08-03
申请号:CN201110235589.X
申请日:2011-08-10
申请人: 瑞萨电子株式会社
CPC分类号: G09G3/3688 , G09G3/3648 , G09G3/3677 , G09G2300/0426 , G09G2300/043 , G09G2310/0278 , G09G2310/0281 , G09G2310/0283 , G09G2320/0223 , G09G2370/08
摘要: 公开了一种显示装置、信号线驱动器和数据传送方法。一种液晶显示装置,包括:时序控制器;液晶显示面板;多个数据驱动器以及栅极驱动器。该时序控制器将控制数据提供到数据驱动器中的指定驱动器。该指定驱动器响应于该控制数据来生成栅极驱动器控制信号,以控制栅极驱动器,并且将栅极驱动器控制信号提供到该栅极驱动器。
-
公开(公告)号:CN101661703B
公开(公告)日:2013-07-17
申请号:CN200910170964.X
申请日:2009-08-31
申请人: 瑞萨电子株式会社
发明人: 堀良彦
IPC分类号: G09G3/20
CPC分类号: G09G5/008
摘要: 本发明涉及显示装置和用于到显示面板驱动器的数据传输的方法。显示装置被设置有显示面板(3);驱动器(2),用于驱动显示面板(3);以及控制设备(1),用于通过使用图像数据信号(5)将图像数据(41)和控制数据(44)传输至驱动器(2)。驱动器(2)包括执行从图像数据信号(5)的时钟数据恢复的PLL电路(22)并且被构造为响应于图像数据(41)驱动显示面板(3)。控制数据(44)包括:驱动时序数据(43),指示开始驱动显示面板(3)中的显示元件;和PLL控制数据(42),是用于控制PLL电路(22)的频率和/或相位的特定数据。控制设备(1)被构造为在驱动时序数据(43)的传输之后传输PLL控制数据(42)。
-
公开(公告)号:CN101494038B
公开(公告)日:2013-04-03
申请号:CN200910009901.6
申请日:2009-01-22
申请人: 瑞萨电子株式会社
CPC分类号: G09G5/04 , G09G3/2059 , G09G3/3688 , G09G2310/0297 , G09G2340/0407
摘要: 本发明涉及显示装置、显示面板驱动器及显示面板驱动方法。一种显示装置包括显示面板;和显示面板驱动器,该显示面板驱动器被构造为驱动显示面板的信号线。显示面板驱动器包括:减色电路,该减色电路被构造为能够通过使用第一误差值执行误差扩散处理从第一输入图像数据产生第一减色图像数据,并且能够通过使用不同于第一误差值的第二误差值执行误差扩散处理从第一输入图像数据产生第二减色图像数据;和驱动部分,该驱动部分被构造为响应于第一减色图像数据驱动被定位在显示面板的水平线上的第一像素;并且响应于第二减色图像数据驱动被定位在水平线上的并且在水平方向中与第一像素相邻的第二像素。
-
公开(公告)号:CN101345016B
公开(公告)日:2012-07-18
申请号:CN200810135659.2
申请日:2008-07-09
申请人: 瑞萨电子株式会社
发明人: 堀良彦
IPC分类号: G09G3/20
CPC分类号: G09G3/20 , G09G2310/027 , G09G2310/08 , G09G2330/06 , G09G2370/08
摘要: 平板显示器包括第一和第二信号驱动器,用于分别根据所输入的第一和第二组视频数据来驱动显示面板的第一和第二组信号线。控制器控制经由第一数据线将第一组视频数据发送到第一信号驱动器的时序和经由第二数据线将第二组视频数据发送到第二信号驱动器的时序。延迟时间生成部将其上第一信号驱动器接收第一组视频数据的时序与其上第二信号驱动器接收第二组视频数据的时序之间的相对时序移动预定时间。由用于驱动平板显示器的信号驱动器中所分别产生的峰值电流的同步化所引起的EMI的恶化问题可以得到抑制。
-
公开(公告)号:CN102103847A
公开(公告)日:2011-06-22
申请号:CN201010603140.X
申请日:2010-12-21
申请人: 瑞萨电子株式会社
CPC分类号: G09G5/006 , G09G3/2096 , G09G2320/02 , G09G2320/0247 , G09G2370/10
摘要: 本发明涉及时钟数据恢复电路和用于显示装置的数据传输设备及其方法。时钟数据恢复电路包括:采样电路(SC),其通过2x超采样来采样输入数据;频率检测电路(FD),其检测通过采样电路(SC)采样的输入数据和恢复时钟之间的频率差;相位检测电路(PD),其检测在通过采样电路(SC)采样的输入数据和恢复时钟之间的相位差;电压控制振荡器电路(VCO),其至少根据通过相位检测电路(PD)检测的相位差将恢复时钟输出到采样电路(SC);以及,频率检测控制电路(FDC),在接收显示数据作为输入数据时,其停止频率检测电路(FD)的工作。
-
-
-
-
-
-
-
-
-