-
公开(公告)号:CN107102679A
公开(公告)日:2017-08-29
申请号:CN201710416741.1
申请日:2017-06-06
Applicant: 电子科技大学
IPC: G05F1/575
CPC classification number: G05F1/575
Abstract: 本发明提出一种将常见电源管理芯片中必不可少的低压差线性稳压器LDO(Low Dropout Linear Regulator)模块以及欠压锁定模块集成到同一模块的设计方法,并对LDO做了功耗上的优化,使新的集成模块电路面积小,功耗低。LDO模块可以为芯片中的模拟或数字部分提供稳定可靠的电源,有效的防止模拟与数字信号之间的相互干扰。欠压锁定模块可以在电源电压下降供电不足时控制后级电路关闭,保证电路的稳定工作。本发明中的欠压锁定模块引入了迟滞,从而防止在Vin处于临界状态时欠压锁定模块反复开启关断使电路进入不稳定状态。本发明将LDO与欠压锁定进行集成设计并对LDO在电源芯片进入睡眠状态时的功耗进行了优化,达到二者工作效果,且占用芯片面积更小,功耗低。