一种自适应的波形模板构造方法

    公开(公告)号:CN114217298B

    公开(公告)日:2023-10-27

    申请号:CN202111485017.7

    申请日:2021-12-07

    IPC分类号: G01S7/539

    摘要: 本发明公开了一种自适应的波形模板构造方法,其提出的自适应波形模板是对标准波形模板的扩充,基于波形数值概率计算每一列的信息熵,根据信息熵修正用户设定的波形模板垂直容差值gy得到每一列的理论容差值gi。这样可以根据具体的测试要求对水平和垂直方向上的容差值进行自定义,对不同的波形源以及容差值可以生成不同的波形模板,可以对这些波形模板进行保存并针对不同的测试波形进行使用,可以更好地适应各种信号的测试要求。

    一种自适应的波形模板构造方法
    3.
    发明公开

    公开(公告)号:CN114217298A

    公开(公告)日:2022-03-22

    申请号:CN202111485017.7

    申请日:2021-12-07

    IPC分类号: G01S7/539

    摘要: 本发明公开了一种自适应的波形模板构造方法,其提出的自适应波形模板是对标准波形模板的扩充,基于波形数值概率计算每一列的信息熵,根据信息熵修正用户设定的波形模板垂直容差值gy得到每一列的理论容差值gi。这样可以根据具体的测试要求对水平和垂直方向上的容差值进行自定义,对不同的波形源以及容差值可以生成不同的波形模板,可以对这些波形模板进行保存并针对不同的测试波形进行使用,可以更好地适应各种信号的测试要求。

    基于条件组的触发实现方法
    6.
    发明公开

    公开(公告)号:CN116244011A

    公开(公告)日:2023-06-09

    申请号:CN202310225015.7

    申请日:2023-03-09

    IPC分类号: G06F9/448

    摘要: 本发明公开了一种基于条件组的触发实现方法,首先分别针对独立触发和多级触发获取条件组,然后分别获取每个类型限制条件的触发条件组,根据每个触发条件组中的元素确定该类型限制条件的最终触发条件组,将所有类型限制条件的最终触发条件的集合作为最终触发条件组,采集系统在执行触发时根据最终条件组进行触发工作。本发明通过将每种数字触发类型的限制条件进行分组,合并同类型条件、串联不同类型的条件,得到简化后的触发条件执行触发功能,从而简化触发的硬件实现。

    一种在示波分析仪中实现任意波触发的方法

    公开(公告)号:CN115877056A

    公开(公告)日:2023-03-31

    申请号:CN202211418079.0

    申请日:2022-11-14

    IPC分类号: G01R13/02

    摘要: 本发明公开了一种在示波分析仪中实现任意波触发的方法,采用FPGA中的逻辑资源基于“粗、细”两级触发的主从数字触发,主触发“粗”找点,将触发点定位至一个FGPA时钟周期内,从触发“细”找点,将触发精度提升到1个采样点。其中,在“粗”触发引入迟滞比较技术和超前进位算法来实现并行触发数据的数字触发判断,以此解决触发精度不高的问题。同时,本发明设计了一种任意波触发功能,以主从数字触发系统为基础,实现了具有外触发功能的任意波形发生器,实现还解决了传统具有任意波功能的设备不能同时实现任意波形发生器作为源输出给其他待测设备使用和自己设备不借助外部源就能实现外触发功能的问题。

    一种多通道同步高速数据采集装置

    公开(公告)号:CN113535620B

    公开(公告)日:2023-03-07

    申请号:CN202110752030.8

    申请日:2021-06-29

    摘要: 本发明公开了一种多通道同步高速数据采集装置,通过时钟管理模块提供同步时钟,ADC在采样时钟的驱动下对信号进行采样,得到采样数据后传输到采集FPGA,多ADC数据同步模块在ADC中为采样数据添加时间戳标记,在采集FPGA中对采样数据进行调序,将带有标记位的采样点调整为第一路,并通过增加动态时延实现多ADC数据流同步;时钟同步时间戳添加和链路建立顺序管理模块对时钟同步、时间戳功能和JESD204B链路三个独立过程的工作顺序进行管理,解决三者在多ADC数据同步中的冲突,多通道采样同步模块通过调节时间戳信号与发送端器件时钟的相位关系,避免两者时序为例而产生随机延迟,基于触发的数据存储同步模块对信号进行精确延迟调节,实现了不同板间的数据同步存储。

    一种基于电压变化量的晶体振荡器抗振补偿装置及方法

    公开(公告)号:CN110855242B

    公开(公告)日:2022-10-25

    申请号:CN201911198531.5

    申请日:2019-11-29

    IPC分类号: H03B1/04

    摘要: 本发明公开了一种基于电压变化量的晶体振荡器抗振补偿装置及方法,通过压控晶体振荡器、功分器、微处理器、数模转换器、滤波器以及加法器依次连接形成闭环补偿构架,由微处理器和数模转换器直接生成补偿电压变化量,更容易实现实时高精度补偿。本发明不需要加速度传感器,而是直接将压控晶体振荡器的实时输出频率与振动条件建立联系,能够克服现有抗振晶体振荡器中由于使用外部加速度感器带来的迟滞问题。同时,本发明补偿过程简单,补偿结构也较为简单,易于集成和批量生产。此外,本发明可以良好适用于各种频率的晶体振荡器,尤其是对于采用现有技术补偿效果较差的高频晶体振荡器更为明显,实用性强。

    一种基于二进制编码的晶体振荡器抗振补偿装置及方法

    公开(公告)号:CN110868211B

    公开(公告)日:2022-05-24

    申请号:CN201911199144.3

    申请日:2019-11-29

    IPC分类号: H03L7/099 H03B5/32

    摘要: 本发明公开了一种基于二进制编码的晶体振荡器抗振补偿装置及方法,通过压控晶体振荡器、功分器、微处理器、频率~电压转换电路、信号调整电路以及滤波器依次连接形成闭环补偿构架,由微处理器直接生成频率变化量,并由频率~电压转换电路转换为对应的补偿电压差值,更容易实现实时高精度补偿。本发明不需要加速度传感器,而是直接将压控晶体振荡器的实时输出频率与振动条件建立联系,能够克服现有抗振晶体振荡器中由于使用外部加速度感器带来的迟滞问题。本发明补偿过程简单,补偿结构也较为简单,易于集成和批量生产。本发明可以良好适用于各种频率的晶体振荡器,尤其是对于采用现有技术补偿效果较差的高频晶体振荡器更为明显,实用性强。