用于改善位的基于子块的分配的嵌入式编解码器电路系统

    公开(公告)号:CN111641833B

    公开(公告)日:2023-08-08

    申请号:CN201911020089.7

    申请日:2019-10-25

    Applicant: 索尼公司

    Abstract: 本公开内容涉及用于改善位的基于子块的分配的嵌入式编解码器电路系统。嵌入式编解码器(EBC)电路系统包括:存储器,用于存储一维(1D)图像块的量化变换残差量的多个1D子块;以及编码器电路系统,用于为所述多个1D子块中的每个1D子块从子块类别集合中确定子块类别。编码器电路系统通过应用熵编码方案来对所述多个1D子块进行编码以生成多个编码1D子块。编码器电路系统基于对应1D子块的所确定的子块类别,在与所述多个编码1D子块中的编码1D子块中的编码的量化变换残差量对应的位平面中的位位置处分配多个改善位。

    基于对图像块的像素域预处理操作的图像块编码

    公开(公告)号:CN111491163B

    公开(公告)日:2022-10-28

    申请号:CN201911020131.5

    申请日:2019-10-25

    Applicant: 索尼公司

    Abstract: 本发明涉及基于对图像块的像素域预处理操作的图像块编码。提供了用于基于对图像块的像素域预处理操作进行图像块编码的嵌入式编解码器(EBC)电路系统。EBC电路系统包括存储第一图像块的存储器和编码器电路系统,该编码器电路系统在像素域中根据按行残差值的第一预测块计算第一绝对差之和(SAD)并且根据按列残差值的第二预测块计算第二SAD。对于第一编码模式和第二编码模式中的每一个,编码器电路系统从残差预测类型集合中选择残差预测类型作为最优残差预测类型,并选择量化参数集合作为最优量化参数。编码器电路系统基于所选择的残差预测类型和所选择的量化参数集合分别在第一编码模式和第二编码模式下生成编码的第一图像块的位流集合。

    用于改善位的基于子块的分配的嵌入式编解码器电路系统

    公开(公告)号:CN111641833A

    公开(公告)日:2020-09-08

    申请号:CN201911020089.7

    申请日:2019-10-25

    Applicant: 索尼公司

    Abstract: 本公开内容涉及用于改善位的基于子块的分配的嵌入式编解码器电路系统。嵌入式编解码器(EBC)电路系统包括:存储器,用于存储一维(1D)图像块的量化变换残差量的多个1D子块;以及编码器电路系统,用于为所述多个1D子块中的每个1D子块从子块类别集合中确定子块类别。编码器电路系统通过应用熵编码方案来对所述多个1D子块进行编码以生成多个编码1D子块。编码器电路系统基于对应1D子块的所确定的子块类别,在与所述多个编码1D子块中的编码1D子块中的编码的量化变换残差量对应的位平面中的位位置处分配多个改善位。

    基于对图像块的像素域预处理操作的图像块编码

    公开(公告)号:CN111491163A

    公开(公告)日:2020-08-04

    申请号:CN201911020131.5

    申请日:2019-10-25

    Applicant: 索尼公司

    Abstract: 本发明涉及基于对图像块的像素域预处理操作的图像块编码。提供了用于基于对图像块的像素域预处理操作进行图像块编码的嵌入式编解码器(EBC)电路系统。EBC电路系统包括存储第一图像块的存储器和编码器电路系统,该编码器电路系统在像素域中根据按行残差值的第一预测块计算第一绝对差之和(SAD)并且根据按列残差值的第二预测块计算第二SAD。对于第一编码模式和第二编码模式中的每一个,编码器电路系统从残差预测类型集合中选择残差预测类型作为最优残差预测类型,并选择量化参数集合作为最优量化参数。编码器电路系统基于所选择的残差预测类型和所选择的量化参数集合分别在第一编码模式和第二编码模式下生成编码的第一图像块的位流集合。

    用于残差电平数据的位置相关熵编码的嵌入式编解码器(EBC)电路系统

    公开(公告)号:CN111541895B

    公开(公告)日:2022-04-22

    申请号:CN201911014420.4

    申请日:2019-10-24

    Applicant: 索尼公司

    Abstract: 本发明公开了用于残差电平数据的位置相关熵编码的嵌入式编解码器(EBC)电路系统。所述EBC电路系统包括:存储器,存储用于输入图像的多个图像块的经量化变换的残差电平的多个块;以及编码器电路系统,将多个块中的第一块中的多个经量化变换的残差电平分类到经量化变换的残差电平的第一集合和经量化变换的残差电平的第二集合中。编码器电路系统在第一块中以直流到交流(DC到AC)扫描次序将第一熵编码方案应用于经量化变换的残差电平的第一集合,并将第一熵编码方案和第二熵编码方案的组合应用于经量化变换的残差电平的第二集合。编码器电路系统通过应用第一熵编码方案以及第一熵编码方案和第二熵编码方案的组合来生成编码的图像块的位流。

    用于基于多个重建点的量化的嵌入式编解码器电路系统

    公开(公告)号:CN111405280B

    公开(公告)日:2022-04-08

    申请号:CN201911020128.3

    申请日:2019-10-25

    Applicant: 索尼公司

    Abstract: 本公开涉及用于基于多个重建点的量化的嵌入式编解码器电路系统。嵌入式编解码器(EBC)电路系统包括通过应用顺序编码方案对图像块编码,以生成编码图像块的编码器电路系统。编码器电路系统基于编码图像块中的各个像素的量化箱大小,确定编码图像块之中的多个像素中的各个像素的局部像素值。编码器电路系统基于编码图像块中的各个像素的局部像素值与输入像素值的累积差值,从多个重建点中选择重建点。编码器电路系统在编码图像块的位流中,分配指示所选重建点的一组信令位。EBC电路系统还可包括基于所述一组信令位,重建编码图像块中的各个像素的输入像素值的解码器电路系统。

Patent Agency Ranking