-
公开(公告)号:CN108336997A
公开(公告)日:2018-07-27
申请号:CN201810018606.6
申请日:2018-01-09
申请人: 联发科技股份有限公司
IPC分类号: H03M3/00
摘要: 本发明提供用于补偿码间串扰的方法、电路及调制器。所述方法包括:在第一时间间隔中生成具有第一数量转变的第一数据流,以及确定在第一时间间隔中输出的逻辑0和/或逻辑1的第一数量;在第二时间间隔中生成具有第二数量转变的第二数据流,以及确定在第二时间间隔中输出的逻辑0和/或逻辑1的第二数量;通过将第一数量的逻辑0和/或逻辑1与第二数量的逻辑0和/或逻辑1比较,确定表示码间串扰的值;以及基于所述值补偿电路的码间串扰。通过本发明,能够补偿Δ-∑ADC的码间串扰,使得Δ-∑ADC的性能得以提升,降低转换错误。
-
公开(公告)号:CN109495112A
公开(公告)日:2019-03-19
申请号:CN201810572900.1
申请日:2018-06-06
申请人: 联发科技股份有限公司
IPC分类号: H03M1/34
摘要: 本发明提供一种模数转换方法及Δ-Σ调制器。模数转换方法包括至少部分通过下述步骤将模拟输入信号转换为数字输出:用滤波器对所述模拟输入信号进行滤波;通过利用多个比较器将经滤波的模拟输入信号与多个阈值进行比较,生成所述数字输出;基于多个比较器的先前输出,从多个相应参考值中选择多个阈值中的至少一个阈值,其中选择所述多个阈值中的至少一个阈值包括多个阈值的数值顺序随时间改变;以及将所述数字输出提供至滤波器的输入端口。本发明可以应用于要求较大调制速度的应用中,并且可以限制晶片上使用的空间量。
-