-
公开(公告)号:CN108377150A
公开(公告)日:2018-08-07
申请号:CN201711059988.9
申请日:2017-11-01
申请人: 三星电子株式会社
IPC分类号: H03M3/00
摘要: 一种可变反馈增益的增量调制器、包括增量调制器的模数转换器及通信装置。所述增量调制器包括:电容器群组,共同连接到第一端子,且分别被分类成第一电容器群组及第二电容器群组;比较器,基于所述第一端子的电压依序产生n位数字输出信号;以及开关群组,包括分别连接到所述电容器的开关,其中所述开关分别被分类成分别连接到所述第一电容器群组及所述第二电容器群组的第一开关群组及第二开关群组,且所述第一开关群组及所述第二开关群组分别根据第一控制信号及第二控制信号来操作,所述第一控制信号及所述第二控制信号是基于所述n位数字输出信号及所述可变反馈增益确定的。根据本揭露的增量调制器可被实施成具有较低的功耗及小的实作面积。
-
公开(公告)号:CN108336997A
公开(公告)日:2018-07-27
申请号:CN201810018606.6
申请日:2018-01-09
申请人: 联发科技股份有限公司
IPC分类号: H03M3/00
摘要: 本发明提供用于补偿码间串扰的方法、电路及调制器。所述方法包括:在第一时间间隔中生成具有第一数量转变的第一数据流,以及确定在第一时间间隔中输出的逻辑0和/或逻辑1的第一数量;在第二时间间隔中生成具有第二数量转变的第二数据流,以及确定在第二时间间隔中输出的逻辑0和/或逻辑1的第二数量;通过将第一数量的逻辑0和/或逻辑1与第二数量的逻辑0和/或逻辑1比较,确定表示码间串扰的值;以及基于所述值补偿电路的码间串扰。通过本发明,能够补偿Δ-∑ADC的码间串扰,使得Δ-∑ADC的性能得以提升,降低转换错误。
-
公开(公告)号:CN108141224A
公开(公告)日:2018-06-08
申请号:CN201680057814.6
申请日:2016-09-30
申请人: 索尼半导体解决方案公司
发明人: 瓦丹·特卡乔夫
IPC分类号: H03M3/00
CPC分类号: H03M3/486 , H03M3/372 , H03M3/43 , H03M3/45 , H03M3/454 , H03M3/456 , H03M3/462 , H03M3/464 , H03M3/496 , H04N5/2253 , H04N5/378
摘要: 电流模式∑-Δ调制器包括:输入节点;比较器,其将所述输入节点的电压与参考电压进行比较,并输出比较结果;积分电容器,其连接至所述比较器的输入;以及开关电容器电路,其在第一端处连接至所述输入节点、所述比较器的所述输入和所述积分电容器,并在第二端处连接至所述比较器的输出。所述电流模式∑-Δ调制器是模数转换器的组件。
-
公开(公告)号:CN104954018B
公开(公告)日:2018-03-27
申请号:CN201410155996.3
申请日:2014-04-17
申请人: 澜起科技(上海)有限公司
发明人: 斯笑岷
CPC分类号: H03M3/464 , H03M1/00 , H03M1/12 , H03M3/30 , H03M3/322 , H03M3/424 , H03M3/454 , H03M3/478 , H04L25/03038
摘要: 本申请公开了一种∑‑Δ模数转换器。该∑‑Δ模数转换器包括:求和级,用于接收输入信号,并且通过从输入信号中减去第一反馈信号与第二反馈信号来生成误差信号;环路滤波器,其耦接到求和级的输出端,用于对所述误差信号进行滤波;量化器,其耦接到环路滤波器的输出端,用于量化被滤波的误差信号以生成量化信号,并用于根据被滤波的误差信号生成过载信号,其中过载信号用于指示被滤波的误差信号是否过载和/或过载程度;第一数模转换器,其耦接到量化器以接收量化信号,用于根据量化信号生成第一反馈信号;以及第二数模转换器,其耦接到量化器以接收过载信号,用于根据过载信号生成第二反馈信号。
-
公开(公告)号:CN107835020A
公开(公告)日:2018-03-23
申请号:CN201710818650.0
申请日:2017-09-12
申请人: 意法半导体国际有限公司
摘要: 本公开涉及用于内置自测尼奎斯特速率模数转换器电路的设备。例如,内置自测(BIST)电路被提供用于测试模数转换器(ADC)。多阶三角积分(ΣΔ)调制器具有接收输入信号的输入、生成从输入信号导出并施加到ADC的输入的模拟测试信号的第一输出、以及生成二进制数据流的第二输出。数字重组和滤波电路具有接收二进制数据流的第一输入和响应于模拟测试信号接收从ADC输出的数字测试信号的第二输入。数字重组和滤波电路对二进制数据流和数字测试信号进行组合并滤波,以生成数字结果信号,该数字结果信号包括从由ADC的操作引入的误差导出的信号分量。相关电路用于隔离该误差信号分量。
-
公开(公告)号:CN107070457A
公开(公告)日:2017-08-18
申请号:CN201710068521.4
申请日:2017-02-08
申请人: 德克萨斯仪器股份有限公司
IPC分类号: H03M3/00
摘要: 本申请公开一种校准输出模拟数字转换器装置和方法。直流“DC”校准参考电压施加在N电平Σ‑Δ模拟数字转换器(“ADC”)(700)的输入端子(325)。ADC 700包括作为反馈元件工作的电流模式DAC(“I‑DAC”)(330)。与N个输出电平中的每个相关联的逻辑1的计数在第一失配测量间隔期间在ADC(700)的调制器部分(305)的输出端处获得。失配测量逻辑电路(318)随后在电平选择开关矩阵(415A、415B)之间变换电流源对(405A、405B)。这样做导致由于I‑DAC电流源之间的失配而造成的调制器输出误差分量(“δ”)表现为差分电平特定输出计数。失配测量逻辑电路(318)比较差分计数以确定δ的值。然后ADC(700)通过δ的值对抽取的调制器输出计数分配因子,以便校正I‑ADC电流源的一个或多个失配。
-
公开(公告)号:CN104980154A
公开(公告)日:2015-10-14
申请号:CN201510157734.5
申请日:2015-04-03
申请人: 亚德诺半导体集团
IPC分类号: H03M1/10
CPC分类号: H03M3/378 , H03M1/1019 , H03M1/1038 , H03M1/74 , H03M3/37 , H03M3/384 , H03M3/388 , H03M3/464
摘要: 数模转换器(DAC)广泛用于电子产品。这些DAC通常不理想,并通常表现出误差,诸如静态失配误差。本发明描述用于连续时间△-Σ调制器中的DAC静态失配(CTDSM)的数字校准技术。该方法利用DAC单元元件(UE)自身来衡量对方的不匹配。除了DAC驱动程序或比较器中的逻辑设计,没有多余的设计电路。该方法是用于高性能CTDSM的有吸引力的校准技术,特别适用于具有低过采样率(OSR)的多千兆赫兹范围内中的高速系统。
-
公开(公告)号:CN102857229B
公开(公告)日:2015-06-24
申请号:CN201210347357.8
申请日:2009-08-17
申请人: 联发科技股份有限公司
CPC分类号: H03F3/45475 , H03F1/0277 , H03F3/211 , H03F3/45179 , H03F3/4565 , H03F3/45932 , H03F2200/408 , H03F2203/45366 , H03F2203/45418 , H03F2203/45424 , H03F2203/45514 , H03F2203/45562 , H03F2203/45594 , H03F2203/45644 , H03H11/1252 , H03H11/1291 , H03M1/0663 , H03M1/0809 , H03M1/206 , H03M1/361 , H03M1/806 , H03M3/424 , H03M3/448 , H03M3/464
摘要: 一种运算放大器,实现于ΣΔ模数转换器中,所述运算放大器包括:第一信号处理区块,耦接于所述运算放大器的输入端和输出端之间;第二信号处理区块,耦接于所述运算放大器的所述输入端和所述输出端之间,其中与所述第一信号处理区块相比,所述第二信号处理区块具有较低增益和较高带宽;第一电流钳位电路,耦接于所述第一信号处理区块,用于对提供至所述第一信号处理区块的第一偏置电流钳位;以及第二电流钳位电路,耦接于所述第二信号处理区块,用于对提供至所述第二信号处理区块的第二偏置电流钳位。本发明可满足无线通信接收机应用的需求,能减小环路滤波器电阻器的大小,形成无泡沫错误的温度计码,且可降低谐波失真。
-
公开(公告)号:CN104218950A
公开(公告)日:2014-12-17
申请号:CN201410211744.8
申请日:2014-05-20
申请人: 亚德诺半导体技术公司
摘要: 在一个方案中,公开了电信号转换器。示例性的电信号转换器可以包括多个有序转换器元件。可以提供元件选择逻辑以伪随机地选择开关矩阵的指针,其中开关矩阵根据逐级”δ两最大值模式“来映射转换器元件。有益地,伪随机逐级δ两最大值模式既可应用于第一步转换器,又可应用于用于误差校正的反馈转换器。
-
公开(公告)号:CN102386928B
公开(公告)日:2014-12-10
申请号:CN201110354215.X
申请日:2009-09-01
申请人: 联发科技股份有限公司
IPC分类号: H03M1/66
摘要: 本发明涉及用于连续时间∑-Δ调制器的动态组件匹配方法。动态组件匹配方法包含根据数模转换器的多个数模转换单元使用的平衡,通过以选择设定循环移动多个可用比特,来将来自量化器的多个比较器的多个输出比特重排;以及将多个重排后的输出比特输出至数模转换器。利用上述用于连续时间∑-Δ调制器的动态组件匹配方法,在采样信号的每个周期中,用于相关DEM操作的时间槽可以明显的增加。
-
-
-
-
-
-
-
-
-