增量调制器、包括增量调制器的模数转换器及通信装置

    公开(公告)号:CN108377150A

    公开(公告)日:2018-08-07

    申请号:CN201711059988.9

    申请日:2017-11-01

    IPC分类号: H03M3/00

    摘要: 一种可变反馈增益的增量调制器、包括增量调制器的模数转换器及通信装置。所述增量调制器包括:电容器群组,共同连接到第一端子,且分别被分类成第一电容器群组及第二电容器群组;比较器,基于所述第一端子的电压依序产生n位数字输出信号;以及开关群组,包括分别连接到所述电容器的开关,其中所述开关分别被分类成分别连接到所述第一电容器群组及所述第二电容器群组的第一开关群组及第二开关群组,且所述第一开关群组及所述第二开关群组分别根据第一控制信号及第二控制信号来操作,所述第一控制信号及所述第二控制信号是基于所述n位数字输出信号及所述可变反馈增益确定的。根据本揭露的增量调制器可被实施成具有较低的功耗及小的实作面积。

    补偿码间串扰的方法、电路及调制器

    公开(公告)号:CN108336997A

    公开(公告)日:2018-07-27

    申请号:CN201810018606.6

    申请日:2018-01-09

    IPC分类号: H03M3/00

    摘要: 本发明提供用于补偿码间串扰的方法、电路及调制器。所述方法包括:在第一时间间隔中生成具有第一数量转变的第一数据流,以及确定在第一时间间隔中输出的逻辑0和/或逻辑1的第一数量;在第二时间间隔中生成具有第二数量转变的第二数据流,以及确定在第二时间间隔中输出的逻辑0和/或逻辑1的第二数量;通过将第一数量的逻辑0和/或逻辑1与第二数量的逻辑0和/或逻辑1比较,确定表示码间串扰的值;以及基于所述值补偿电路的码间串扰。通过本发明,能够补偿Δ-∑ADC的码间串扰,使得Δ-∑ADC的性能得以提升,降低转换错误。

    ∑-Δ模数转换器
    4.
    发明授权

    公开(公告)号:CN104954018B

    公开(公告)日:2018-03-27

    申请号:CN201410155996.3

    申请日:2014-04-17

    发明人: 斯笑岷

    IPC分类号: H03M1/12 H03M3/00

    摘要: 本申请公开了一种∑‑Δ模数转换器。该∑‑Δ模数转换器包括:求和级,用于接收输入信号,并且通过从输入信号中减去第一反馈信号与第二反馈信号来生成误差信号;环路滤波器,其耦接到求和级的输出端,用于对所述误差信号进行滤波;量化器,其耦接到环路滤波器的输出端,用于量化被滤波的误差信号以生成量化信号,并用于根据被滤波的误差信号生成过载信号,其中过载信号用于指示被滤波的误差信号是否过载和/或过载程度;第一数模转换器,其耦接到量化器以接收量化信号,用于根据量化信号生成第一反馈信号;以及第二数模转换器,其耦接到量化器以接收过载信号,用于根据过载信号生成第二反馈信号。

    用于内置自测尼奎斯特速率模数转换器电路的设备

    公开(公告)号:CN107835020A

    公开(公告)日:2018-03-23

    申请号:CN201710818650.0

    申请日:2017-09-12

    IPC分类号: H03M1/10 H03M3/00

    摘要: 本公开涉及用于内置自测尼奎斯特速率模数转换器电路的设备。例如,内置自测(BIST)电路被提供用于测试模数转换器(ADC)。多阶三角积分(ΣΔ)调制器具有接收输入信号的输入、生成从输入信号导出并施加到ADC的输入的模拟测试信号的第一输出、以及生成二进制数据流的第二输出。数字重组和滤波电路具有接收二进制数据流的第一输入和响应于模拟测试信号接收从ADC输出的数字测试信号的第二输入。数字重组和滤波电路对二进制数据流和数字测试信号进行组合并滤波,以生成数字结果信号,该数字结果信号包括从由ADC的操作引入的误差导出的信号分量。相关电路用于隔离该误差信号分量。

    校准输出模拟数字转换器装置和方法

    公开(公告)号:CN107070457A

    公开(公告)日:2017-08-18

    申请号:CN201710068521.4

    申请日:2017-02-08

    IPC分类号: H03M3/00

    CPC分类号: H03M3/464 H03M3/38 H03M3/458

    摘要: 本申请公开一种校准输出模拟数字转换器装置和方法。直流“DC”校准参考电压施加在N电平Σ‑Δ模拟数字转换器(“ADC”)(700)的输入端子(325)。ADC 700包括作为反馈元件工作的电流模式DAC(“I‑DAC”)(330)。与N个输出电平中的每个相关联的逻辑1的计数在第一失配测量间隔期间在ADC(700)的调制器部分(305)的输出端处获得。失配测量逻辑电路(318)随后在电平选择开关矩阵(415A、415B)之间变换电流源对(405A、405B)。这样做导致由于I‑DAC电流源之间的失配而造成的调制器输出误差分量(“δ”)表现为差分电平特定输出计数。失配测量逻辑电路(318)比较差分计数以确定δ的值。然后ADC(700)通过δ的值对抽取的调制器输出计数分配因子,以便校正I‑ADC电流源的一个或多个失配。

    动态组件匹配方法及使用此方法的连续时间∑-Δ调制器

    公开(公告)号:CN102386928B

    公开(公告)日:2014-12-10

    申请号:CN201110354215.X

    申请日:2009-09-01

    发明人: 黄胜瑞 林永裕

    IPC分类号: H03M1/66

    摘要: 本发明涉及用于连续时间∑-Δ调制器的动态组件匹配方法。动态组件匹配方法包含根据数模转换器的多个数模转换单元使用的平衡,通过以选择设定循环移动多个可用比特,来将来自量化器的多个比较器的多个输出比特重排;以及将多个重排后的输出比特输出至数模转换器。利用上述用于连续时间∑-Δ调制器的动态组件匹配方法,在采样信号的每个周期中,用于相关DEM操作的时间槽可以明显的增加。