-
公开(公告)号:CN100508192C
公开(公告)日:2009-07-01
申请号:CN200710104791.2
申请日:2007-04-27
申请人: 联发科技股份有限公司
CPC分类号: H01L27/0259 , H01L2224/05553 , H01L2924/1301 , H01L2924/13034 , H01L2924/1305 , H01L2924/13091 , H03K19/00384 , H01L2924/00
摘要: 本发明提供一种输出/入元件与控制具数个输出/入元件的集成电路的方法,用于一集成电路产品。该输出/入元件包含一接合焊垫、一信号传递电路、及一封锁单元;该信号传递电路具有一第一端连接到该接合焊垫,及一第二端连接到该集成电路产品的一核心电路。该信号传递电路可以将一信号由该核心电路传往该接合焊垫,或由该接合焊垫传往该核心电路;该封锁单元具有一控制端;该封锁单元耦接在该接合焊垫与该信号传递电路之间;该控制端接收一致动信号;当该致动信号被禁能时,该封锁单元将该接合焊垫的电位锁到一预设电位,以阻挡该接合焊垫到该信号传递电路间的信号传递;当该致动信号被致能时,该封锁单元则不会将该接合焊垫的电位锁到该预设电位。
-
公开(公告)号:CN101145792B
公开(公告)日:2010-12-08
申请号:CN200710104679.9
申请日:2007-05-29
申请人: 联发科技股份有限公司
CPC分类号: H04B1/30 , G01D18/008 , H01L27/0255 , H03F1/52
摘要: 本发明揭露一种具有校正功能的电子装置及用以校正一电子装置的方法。该装置包含有一内部信号产生器,用来产生一校正信号;一前端输入级,用来接收一输入节点的射频信号;一静电放电保护电路,用来防护静电放电,该静电放电保护电路包含第一静电放电保护单元以及第二静电放电保护单元;一开关单元,耦接于第一静电放电保护单元,用来选择性地传送一校正信号到前端输入级,其中由于开关单元与第一静电放电保护单元的连接,可使在正常模式下的直接降频接收器的噪声效能与匹配条件不受开关单元的影响。本发明的优点在于开关单元不会影响在正常模式下运作的接收器的效能,而另一优点则是不需要复杂的电路,就可以经过开关单元与第一静电放电保护电路的连接来由内部产生校正信号。
-
公开(公告)号:CN101136642A
公开(公告)日:2008-03-05
申请号:CN200710147775.1
申请日:2007-08-28
申请人: 联发科技股份有限公司
CPC分类号: H04L27/367 , H03C3/406 , H03G1/0023 , H04L27/368
摘要: 本发明提供一种具有转换/控制装置的自动校准直接转换发射器,该转换/控制装置具有两种工作模式:正常模式和校准模式。转换/控制装置包括整合的混频器/可变增益放大器和模式控制器。整合的混频器/可变增益放大器有一个混频级和一个放大级。在正常模式下,模式控制器除动整合的混频器/可变增益放大器的混频级,而转换/控制装置操作为RF VGA。在校准模式下,模式控制器激活整合的混频器/可变增益放大器的混频级,并传递本机振荡器信号至混频级,以使转换/控制装置操作为降混频器。本发明可以减少甚至消除载波泄漏。
-
公开(公告)号:CN101136401A
公开(公告)日:2008-03-05
申请号:CN200710104791.2
申请日:2007-04-27
申请人: 联发科技股份有限公司
CPC分类号: H01L27/0259 , H01L2224/05553 , H01L2924/1301 , H01L2924/13034 , H01L2924/1305 , H01L2924/13091 , H03K19/00384 , H01L2924/00
摘要: 本发明提供一种输出/入元件与控制具数个输出/入元件的集成电路的方法,用于一集成电路产品。该输出/入元件包含一接合焊垫、一信号传递电路、及一封锁单元;该信号传递电路具有一第一端连接到该接合焊垫,及一第二端连接到该集成电路产品的一核心电路。该信号传递电路可以将一信号由该核心电路传往该接合焊垫,或由该接合焊垫传往该核心电路;该封锁单元具有一控制端;该封锁单元耦接在该接合焊垫与该信号传递电路之间;该控制端接收一致动信号;当该致动信号被禁能时,该封锁单元将该接合焊垫的电位锁到一预设电位,以阻挡该接合焊垫到该信号传递电路间的信号传递;当该致动信号被致能时,该封锁单元则不会将该接合焊垫的电位锁到该预设电位。
-
公开(公告)号:CN101136642B
公开(公告)日:2011-04-13
申请号:CN200710147775.1
申请日:2007-08-28
申请人: 联发科技股份有限公司
CPC分类号: H04L27/367 , H03C3/406 , H03G1/0023 , H04L27/368
摘要: 本发明提供一种具有转换/控制装置的自动校准直接转换发射器,该转换/控制装置具有两种工作模式:正常模式和校准模式。转换/控制装置包括整合的混频器/可变增益放大器和模式控制器。整合的混频器/可变增益放大器有一个混频级和一个放大级。在正常模式下,模式控制器除动整合的混频器/可变增益放大器的混频级,而转换/控制装置操作为RF VGA。在校准模式下,模式控制器激活整合的混频器/可变增益放大器的混频级,并传递本机振荡器信号至混频级,以使转换/控制装置操作为降混频器。本发明可以减少甚至消除载波泄漏。
-
公开(公告)号:CN102176655B
公开(公告)日:2012-11-28
申请号:CN201110029884.X
申请日:2007-08-28
申请人: 联发科技股份有限公司
IPC分类号: H03D7/14
CPC分类号: H04L27/367 , H03C3/406 , H03G1/0023 , H04L27/368
摘要: 本发明提供一种控制和混频模块其包括:双平衡四开关组;控制用四晶体管组;其中双平衡四开关组和控制用四晶体管组共享一个输出对。本发明可以减少甚至消除载波泄漏。
-
公开(公告)号:CN101286746B
公开(公告)日:2012-02-22
申请号:CN200810092430.5
申请日:2008-04-11
申请人: 联发科技股份有限公司
发明人: 郭秉捷
CPC分类号: H03M1/145 , G01R21/133 , H03M1/46
摘要: 本发明提供一种功率数字转换器,将信号功率转换成数字编码,该功率数字转换器包括功率探测器、模数转换器以及时序与逻辑控制电路,功率探测器接收信号功率并产生直流输出与第一既定数目的比特,模数转换器耦接至功率探测器,接收直流输出并将其转换成第二既定数目的比特,时序与逻辑控制电路耦接至功率探测器与模数转换器,并依序使能功率探测器与模数转换器,第一与第二既定数目的比特分别为数字编码的最高有效位与最低有效位,且数字编码的位分辨率为第一与第二既定数目的和。本发明的功率数字转换器占据了最小的空间,或在与传统功率数字转换器占据相同面积的情况下,提供较高的分辨率。
-
公开(公告)号:CN102176655A
公开(公告)日:2011-09-07
申请号:CN201110029884.X
申请日:2007-08-28
申请人: 联发科技股份有限公司
IPC分类号: H03D7/14
CPC分类号: H04L27/367 , H03C3/406 , H03G1/0023 , H04L27/368
摘要: 本发明提供一种控制和混频模块其包括:双平衡四开关组;控制用四晶体管组;其中双平衡四开关组和控制用四晶体管组共享一个输出对。本发明可以减少甚至消除载波泄漏。
-
公开(公告)号:CN101286764A
公开(公告)日:2008-10-15
申请号:CN200710149271.3
申请日:2007-09-10
申请人: 联发科技股份有限公司
发明人: 郭秉捷
摘要: 本发明涉及一种传输线系统,用以连接集成电路中的至少一电路组件。传输线系统包含有第一双绞线以及第二双绞线。第一双绞线用以传递第一差动信号,具有两条第一传输线。第一传输线相互交叉以形成多个相邻的第一扭转处。第二双绞线用以传递第二差动信号,具有两条第二传输线。第二传输线相互交叉以形成至少一第二扭转处。在该集成电路中,第一双绞线与第二双绞线彼此相邻,且大致上相互平行地延伸。第二扭转处大致上位于相邻的第一扭转处之间。本发明揭示的传输线系统能够有效均衡I与Q差动信号间的增益以及相位,尽量避免在传输过程中外界因素对差动信号产生的不良影响。
-
公开(公告)号:CN101286746A
公开(公告)日:2008-10-15
申请号:CN200810092430.5
申请日:2008-04-11
申请人: 联发科技股份有限公司
发明人: 郭秉捷
CPC分类号: H03M1/145 , G01R21/133 , H03M1/46
摘要: 本发明提供一种功率数字转换器,将信号功率转换成数字编码,该功率数字转换器包括功率探测器、模数转换器以及时序与逻辑控制电路,功率探测器接收信号功率并产生直流输出与第一既定数目的比特,模数转换器耦接至功率探测器,接收直流输出并将其转换成第二既定数目的比特,时序与逻辑控制电路耦接至功率探测器与模数转换器,并依序使能功率探测器与模数转换器,第一与第二既定数目的比特分别为数字编码的最高有效位与最低有效位,且数字编码的位分辨率为第一与第二既定数目的和。本发明的功率数字转换器占据了最小的空间,或在与传统功率数字转换器占据相同面积的情况下,提供较高的分辨率。
-
-
-
-
-
-
-
-
-