一种基于北斗系统的海洋环境监测数据传输系统

    公开(公告)号:CN106679716A

    公开(公告)日:2017-05-17

    申请号:CN201610623577.7

    申请日:2016-08-02

    IPC分类号: G01D21/02 G08C17/02

    CPC分类号: G01D21/02 G08C17/02

    摘要: 本发明公开了一种基于北斗系统的海洋环境监测数据传输系统,包括通用控制终端和数据接收站,所述通用控制终端包括终端防护外壳,所述终端防护外壳的背部焊接有安装背板,上表面安装有状态指示灯,所述终端防护外壳内部安装有北斗用户机和通信控制单元,所述通信控制单元包括核心处理器,所述核心处理器的数据端连接有信号采集模块,核心处理器的输出端连接有数据通信模块,核心处理器还连接有扩展接口和电源模块;所述北斗用户机包括信号接收模块和信号调理模块;所述数据接收站包括数据库服务器,所述数据库服务器连接有数据分系统。本发明开发北斗通信通用控制和接口模块,能够方便简单的实现海洋环境监测,并实现远程监控。

    一种二次雷达接收系统设计及幅相处理装置

    公开(公告)号:CN106199536A

    公开(公告)日:2016-12-07

    申请号:CN201610475037.9

    申请日:2016-06-27

    IPC分类号: G01S7/285

    CPC分类号: G01S7/285

    摘要: 本发明公开了一种二次雷达接收系统设计及幅相处理装置,包括接收机和控制面板,所述控制面板上端固定安装有触摸屏和功能按钮,所述接收机包括主控计算机,所述主控计算机的外表面安装有路由器,所述路由器通过控制线连接在雷达控制器上,所述雷达控制器上安装有集成电路板,所述中频放大器的输出端连接有包络检波器,所述包络检波器的输出端连接有距离测量系统,所述距离测量系统的输出端连接有数字波形产生器;所述控制面板内安装有数字信号处理器和嵌入式处理器,所述数字信号处理器的通信数据端口通过主同步器与嵌入式处理器相连接,嵌入式处理器连接有数据存储器、无线数据接收器和串口通信模块。

    一种航空交通管制雷达二次雷达数据控制系统

    公开(公告)号:CN106199531A

    公开(公告)日:2016-12-07

    申请号:CN201610474712.6

    申请日:2016-06-27

    IPC分类号: G01S7/04 G01S13/74

    CPC分类号: G01S7/04 G01S13/74

    摘要: 本发明公开了一种航空交通管制雷达二次雷达数据控制系统,包括二次雷达设备、系统控制单元和监控主机,系统控制单元连接在二次雷达设备与监控主机之间,监控主机配备有液晶显示器、输入键盘和鼠标,系统控制单元包括操作面板和主控芯片,二次雷达设备包括二次雷达接收机和二次雷达发射机,二次雷达接收机的输出端连接有数字正交解调器,数字正交解调器的输出端连接有数字滤波器,数字滤波器与系统控制单元之间通过通信转换接口相连接;操作面板上镶嵌有触摸屏和操作按键;主控芯片连接有数据存储器、数据采集器、按键电路和通信电路,通信电路与监控主机相连。本装置能够方便地实现航管数据控制,操作简单交互性能强。

    一种二次雷达基带视频信号解码算法设计装置

    公开(公告)号:CN106093930A

    公开(公告)日:2016-11-09

    申请号:CN201610473442.7

    申请日:2016-06-27

    IPC分类号: G01S13/76

    CPC分类号: G01S13/76

    摘要: 本发明公开了一种二次雷达基带视频信号解码算法设计装置,包括数据采集卡和控制面板,所述控制面板上端连接有液晶显示屏和功能按钮,所述数据采集卡包括脉冲信号产生器,所述脉冲信号产生器的输出端连接有无线控制器,所述无线控制器通过光纤固定连接在以太网控制器上,所述以太网控制器内安装有集成电路板,所述集成电路板上焊接有多级滤波器电路:初级为射频预选滤波器,所述射频预选滤波器的输出端连接有数模转换器,所述数模转换器的输出端连接有信号调理电路,所述信号调理电路的输出端连接有数字滤波器;所述控制面板内安装有FPGA控制器和嵌入式处理器,所述FPGA控制器的通信数据端口与嵌入式处理器相连接。

    一种二次雷达发射射频组件功能测试仪装置

    公开(公告)号:CN105938191A

    公开(公告)日:2016-09-14

    申请号:CN201610473512.9

    申请日:2016-06-27

    IPC分类号: G01S7/40

    CPC分类号: G01S7/4008

    摘要: 本发明公开了一种二次雷达发射射频组件功能测试仪装置,包括FPGA控制板和控制面板,所述FPGA控制板上包括编码信号上传电路,所述编码信号上传电路的输入端连接有数据采集卡,所述数据采集卡通过光纤固定连接在线性检波器的输入端,所述线性检波器内安装有A/D转换芯片,所述A/D转换芯片上焊接有多级电阻隔离网络:初级为隔离驱动器,所述隔离驱动器的输出端连接有数据命令信号模块,所述数据命令信号模块的输出端连接有信号调理电路,所述信号调理电路的输出端连接有基带信号控制器;所述控制面板内安装有数字信号处理器和嵌入式处理器,所述数字信号处理器的通信数据端口与嵌入式处理器相连接。

    一种宽带放大器
    6.
    发明公开

    公开(公告)号:CN104753473A

    公开(公告)日:2015-07-01

    申请号:CN201510128428.9

    申请日:2015-03-24

    IPC分类号: H03F1/34 H03F3/20

    摘要: 本发明公开了一种宽带放大器,包括多级电流放大电路、外反馈电路、自偏置电路和内反馈电路;所述多级电流放大电路包括发射极跟随型初级放大三极管Q2和共发射极型末级放大三极管Q3;所述内反馈电路包括内反馈电阻RFB1、偏置电压电阻RB1和电阻R1,内反馈电阻RFB1的一端与偏置电压电阻RB1的一端相连,形成馈入点;所述外反馈电路包括外反馈电阻RFB2、电容C2、外反馈电容CFB和外反馈电感LFB,电容C2与外反馈电容CFB并联;所述自偏置电路包括旁路电容CB以及自偏置三极管Q1,自偏置三极管Q1的集电极与所述的馈入点相连;该宽带放大器实现了增益衰减在整个频带范围内小于0.2dB,扩展了该宽带放大器的应用场合。

    一种基于数字多波束抗干扰技术的探空系统处理装置

    公开(公告)号:CN107450075A

    公开(公告)日:2017-12-08

    申请号:CN201710543953.6

    申请日:2017-07-05

    IPC分类号: G01S13/95 G01S7/36

    CPC分类号: G01S13/95 G01S7/36

    摘要: 本发明涉及雷达探测技术领域,公开基于数字多波束抗干扰技术的探空系统处理装置,包括机壳、设置于机壳外部的七阵元阵列天线以及设置于机壳内部的以下部件:模拟下变频处理板和自适应数字波束形成处理板;其中,七阵元阵列天线连接于模拟下变频处理板,以将接收到的探空仪射频信号发送至模拟下变频处理板,模拟下变频处理板对探空仪射频信号处理转化为模拟中频信号并发送至自适应数字波束形成处理板,自适应数字波束形成处理板对模拟中频信号进行干扰抑制,并输出以用于探空仪信号解析。该基于数字多波束抗干扰技术的探空系统处理装置整体结构科学合理,安装和操作方便,制造成本低,无环境污染,易于普及推广使用。

    一种基于北斗系统的电力系统时间同步装置

    公开(公告)号:CN106301749A

    公开(公告)日:2017-01-04

    申请号:CN201610575074.7

    申请日:2016-07-21

    IPC分类号: H04L7/033 H04J3/06 G04R40/06

    摘要: 本发明公开了一种基于北斗系统的电力系统时间同步装置,包括机盒和时钟单元,时钟单元的输入端连接有接收单元,时钟单元的输出端连接有输出单元,接收单元包括北斗模块和GPRS模块,北斗模块和GPRS模块的输入端连接有接收天线,北斗模块和GPRS模块的输出端连接有信号调理模块;时钟单元包括核心处理器,核心处理器的数据输入端连接有信息读取模块,核心处理器的输出端连接有信息交换模块,信息交换模块连接到输出单元的输入端,核心处理器还连接有PPL锁相环模块、人机交互模块和电源模块。本发明采用北斗加GPS的双时钟同步方案,可实现由本装置所构成的主时钟内部时间在纳秒级精度内准确并保持稳定输出。

    一种基于北斗导航卫星的移动定位系统

    公开(公告)号:CN106291633A

    公开(公告)日:2017-01-04

    申请号:CN201610575835.9

    申请日:2016-07-21

    IPC分类号: G01S19/42 G01S19/37

    CPC分类号: G01S19/42 G01S19/37

    摘要: 本发明公开了一种基于北斗导航卫星的移动定位系统,包括北斗移动定位跟踪系统和控制面板,所述北斗移动定位跟踪系统包括定位模块和移动跟踪模块,所述定位模块的输出端连接有卫星信息解析模块,所述卫星信息解析模块通过射频前端控制器与高速A/D变换模块的输入端,所述高速A/D变换模块的输出端连接有北斗基带芯片,所述北斗基带芯片的输出端连接有ARM处理器,所述ARM处理器的输出端通过JTAG调试接口连接有FPGA控制器,所述FPGA控制器的输出端连接有以太网控制器;所述控制面板内安装有数字信号处理器和嵌入式处理器,所述嵌入式处理器采用了多层次的设计方法,使得整个系统框架结构更加简单,实用性强。

    一种基于FPGA的二次雷达信号模拟器设计装置

    公开(公告)号:CN106199540A

    公开(公告)日:2016-12-07

    申请号:CN201610473261.4

    申请日:2016-06-27

    IPC分类号: G01S7/40

    CPC分类号: G01S7/40

    摘要: 本发明公开了一种基于FPGA的二次雷达信号模拟器设计装置,包括数据采集子系统板和控制面板,所述控制面板左端连接有雷达回波检测器,所述数据采集子系统板包括子系统存储器,所述子系统存储器的输入端连接有脉冲产生电路,所述脉冲产生电路通过固定电缆与触发信号控制器相连接,所述触发信号控制器内安装有集成电路板,所述集成电路板的左端设置有多种采样时钟频率:初级为时钟频率检测器,所述时钟频率检测器的输出端连接有嵌入式计算机,所述嵌入式计算机的输出端连接有信号调理电路;所述控制面板内安装有数字信号处理器和嵌入式处理器,所述数字信号处理器的通信数据端口通过RS232通信接口与嵌入式处理器相连接。