-
公开(公告)号:CN115881204B
公开(公告)日:2023-05-26
申请号:CN202310214447.8
申请日:2023-03-08
Applicant: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
Abstract: 本发明公开了一种测试模式复位电路、芯片,复位电路用于芯片测试,复位电路包括:通道选择子电路,用于接收测试模式信号,并根据测试模式信号从多组预设通道中选通一组目标通道,以及通过目标通道传输相应的序列,记为目标序列;复位子电路,复位子电路与通道选择子电路连接,并用以连接测试模式控制电路,复位子电路用于根据目标序列生成复位信号,并将复位信号输出至测试模式控制电路,以通过控制测试模式控制电路使芯片进入目标测试模式。本发明省去芯片测试过程中测试模式切换时需要进行的上电复位过程,有效降低测试时间,提高了在制定测试计划时引脚复用的灵活度,提高了测试并行度,降低测试成本。
-
公开(公告)号:CN116627885A
公开(公告)日:2023-08-22
申请号:CN202310923941.1
申请日:2023-07-26
Applicant: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
Abstract: 本发明公开了一种灵活应用的串行外设接口主机电路,该电路包括:数据访问总线接口、寄存器逻辑单元、收发单元,收发单元包括FIFO模块和逻辑模块,寄存器逻辑单元与数据访问总线接口连接,并通过数据访问总线接口与多个系统主机连接,寄存器逻辑单元还与FIFO模块、逻辑模块分别连接,并通过逻辑模块连接多个从机,用于:在接收系统主机的通讯信息后,确定工作模式;在工作模式为第一模式时,按照预设控制信息控制FIFO模块和逻辑模块与从机进行SPI数据的传输;在工作模式为第二模式时,生成传输控制信息,并根据传输控制信息控制FIFO模块和逻辑模块与从机进行SPI数据的传输。该电路具有数据访问总线利用率高,以及传输属性配置灵活的优点。
-
公开(公告)号:CN115881204A
公开(公告)日:2023-03-31
申请号:CN202310214447.8
申请日:2023-03-08
Applicant: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
Abstract: 本发明公开了一种测试模式复位电路、芯片,复位电路用于芯片测试,复位电路包括:通道选择子电路,用于接收测试模式信号,并根据测试模式信号从多组预设通道中选通一组目标通道,以及通过目标通道传输相应的序列,记为目标序列;复位子电路,复位子电路与通道选择子电路连接,并用以连接测试模式控制电路,复位子电路用于根据目标序列生成复位信号,并将复位信号输出至测试模式控制电路,以通过控制测试模式控制电路使芯片进入目标测试模式。本发明省去芯片测试过程中测试模式切换时需要进行的上电复位过程,有效降低测试时间,提高了在制定测试计划时引脚复用的灵活度,提高了测试并行度,降低测试成本。
-
-