印刷电路板布局方法及系统

    公开(公告)号:CN106802970B

    公开(公告)日:2020-05-19

    申请号:CN201510843244.0

    申请日:2015-11-26

    IPC分类号: G06F30/392

    摘要: 一种印刷电路板布局方法及系统在此揭露,其特征为,印刷电路板布局包含处理单元与存储单元。存储单元存储实体节点数据与虚拟节点数据。处理单元电性耦接存储单元,并用以执行以下步骤:取得实体节点数据。实体节点数据包含多个实体节点于印刷电路板的多个实体节点数据结构与多个实体节点坐标。取得虚拟节点数据。虚拟节点数据包含多个虚拟节点于印刷电路板的多个虚拟节点数据结构。根据实体节点数据与虚拟节点数据判断实体节点与虚拟节点的对应关系。放置虚拟节点于实体节点坐标。

    电源信号线路检查装置及方法

    公开(公告)号:CN107728037A

    公开(公告)日:2018-02-23

    申请号:CN201610656897.2

    申请日:2016-08-11

    IPC分类号: G01R31/28

    摘要: 本发明提供一种电源信号线路检查装置及方法,此方法包括下述步骤:取得待测电源信号线路的坐标及待测信号铜箔的坐标;取得一螺丝孔及螺丝孔焊垫的位置,藉以建立一圆形封闭范围;以及移动在该圆形封闭范围的电源信号线路或信号铜箔至一未使用空间。本发明可缩短检查的时间,使各种电路板设计问题皆可在电路板制作前进行排除。

    电路板相邻层信号检查的方法及系统

    公开(公告)号:CN106814301A

    公开(公告)日:2017-06-09

    申请号:CN201510854563.1

    申请日:2015-11-30

    发明人: 郑永健 林明慧

    IPC分类号: G01R31/28

    摘要: 一种电路板相邻层信号检查的方法及系统在此揭露,其中的方法包含:取得至少一检查信号线段的检查范围;判断检查范围内是否有相邻层的其他信号线段;当检查范围内有相邻层的其他信号线段时,将检查范围与其他信号线段执行合并,以取得在执行合并后检查范围的一剩余面积;将检查范围的一总面积减去检查范围的剩余面积,以取得检查范围内的线段面积;将线段面积除以一默认线段宽度,以求得检查范围内的一线段长度;判断检查范围内的线段长度是否符合一默认长度规范。

    印刷电路检查方法与装置

    公开(公告)号:CN104573160A

    公开(公告)日:2015-04-29

    申请号:CN201310513295.8

    申请日:2013-10-25

    IPC分类号: G06F17/50

    摘要: 本发明提供一种印刷电路检查方法与装置。首先取得一份电路布局,其记录有顶层、底层和多个贯孔,每个贯孔都于顶层对应一个顶层座标,也于底层对应一个底层座标。接着选择贯孔的一部分,其中的贯孔皆具有焊垫内贯孔的标记。最后依据选择出的部分贯孔中至少一个的标记,检查顶层于此贯孔对应的顶层座标上有无防焊层,或底层于此贯孔对应的底层座标上有无防焊层。本发明的印刷电路检查方法与装置可自动检查并修正有漏锡风险的焊垫内贯孔设计。

    印刷电路检查方法与装置

    公开(公告)号:CN104573157A

    公开(公告)日:2015-04-29

    申请号:CN201310507650.0

    申请日:2013-10-24

    IPC分类号: G06F17/50

    摘要: 一种印刷电路检查方法与装置。该方法包括首先取得一份电路布局,其记录有至少一个电路元件及至少一条时脉信号线,电路元件对应至少一个焊垫,焊垫则对应电路布局上的第一范围。接着设定一个预设间距,并依据预设间距将第一范围扩张为电路布局上的第二范围。最后判断时脉信号线是否经过第二范围。当时脉信号线经过第二范围时,修改电路布局,使时脉信号线不经过第二范围。本发明的印刷电路检查方法与装置自动检查并修正时脉信号走线,减少来自其他电路元件的信号干扰。该装置包括布局模块;设定模块,耦接该布局模块;检查模块,耦接该布局模块和该设定模块。本发明可自动检查并修正时脉信号走线,减少来自其他电路元件的信号干扰。

    电子线路图比对方法及非暂态电脑可读取媒体

    公开(公告)号:CN117272972A

    公开(公告)日:2023-12-22

    申请号:CN202210671528.6

    申请日:2022-06-14

    IPC分类号: G06F40/194

    摘要: 一种电子线路图比对方法,包含以一处理器执行:将一第一电子线路图档转换为一第一文字档;将一第二电子线路图档转换为一第二文字档;将该第一文字档与该第二文字档进行比较,以得到包含该第一文字档与该第二文字档的至少一文字差异处的一差异文字档;以及根据该差异文字档产生一差异图档,其中该差异图档上的至少一差异点是对应于该至少一文字差异处被标记。

    电路板相邻层信号检查的方法及系统

    公开(公告)号:CN106814301B

    公开(公告)日:2019-07-23

    申请号:CN201510854563.1

    申请日:2015-11-30

    发明人: 郑永健 林明慧

    IPC分类号: G01R31/28

    CPC分类号: G06F17/5081 G06F2217/82

    摘要: 一种电路板相邻层信号检查的方法及系统在此揭露,其中的方法包含:取得至少一检查信号线段的检查范围;判断检查范围内是否有相邻层的其他信号线段;当检查范围内有相邻层的其他信号线段时,将检查范围与其他信号线段执行合并,以取得在执行合并后检查范围的一剩余面积;将检查范围的一总面积减去检查范围的剩余面积,以取得检查范围内的线段面积;将线段面积除以一默认线段宽度,以求得检查范围内的一线段长度;判断检查范围内的线段长度是否符合一默认长度规范。

    线迹检查方法
    9.
    发明授权

    公开(公告)号:CN104636527B

    公开(公告)日:2017-12-29

    申请号:CN201310571756.7

    申请日:2013-11-13

    IPC分类号: G06F17/50

    摘要: 一种线迹检查方法,适于一印刷电路板,此印刷电路板具有多条耦接电子元件的线迹。此方法包括下列步骤。取得待确认线迹,待确认线迹为线迹其中之一。以电子元件为一起点,沿待确认线迹至预设长度,以取得结束点,预设长度包括规范长度以及延伸长度。由结束点向电子元件检查待确认线迹,判断待确认线迹的宽度是否变小。若判断出待确认线迹的宽度变小,产生检查点。计算检查点与起点之间的长度,以取得检查长度。判断检查长度是否大于规范长度。若判断检查长度大于规范长度,标示待确认线迹。记录待确认线迹。

    印刷电路板布局方法及系统

    公开(公告)号:CN106802970A

    公开(公告)日:2017-06-06

    申请号:CN201510843244.0

    申请日:2015-11-26

    IPC分类号: G06F17/50

    摘要: 一种印刷电路板布局方法及系统在此揭露,其特征为,印刷电路板布局包含处理单元与存储单元。存储单元存储实体节点数据与虚拟节点数据。处理单元电性耦接存储单元,并用以执行以下步骤:取得实体节点数据。实体节点数据包含多个实体节点于印刷电路板的多个实体节点数据结构与多个实体节点坐标。取得虚拟节点数据。虚拟节点数据包含多个虚拟节点于印刷电路板的多个虚拟节点数据结构。根据实体节点数据与虚拟节点数据判断实体节点与虚拟节点的对应关系。放置虚拟节点于实体节点坐标。