-
公开(公告)号:CN100361500C
公开(公告)日:2008-01-09
申请号:CN200410073383.1
申请日:2004-12-15
申请人: 西安电子科技大学
摘要: 本发明涉及一种图像压缩编码方法,主要解决复杂度和抗误码问题。该编码方法首先确定图像压缩码流的结构,及总编码门限T和整幅图像的最大比特平面数max_bp,再对输入图像的所有数据进行循环移位和高低位拆分预处理,之后,依次对所有重要比特平面序列进行独立编码,在编码过程中,如果当前编码输出的总比特数达到总编码门限T,则停止编码并打包输出所有编码码流;反之,对非重要比特平面序列进行编码,直到达到总编码门限T或者对所有非重要比特平面序列全部编码完毕后,停止全部编码并打包输出所有编码码流。本发明具有复杂度低,硬件实现简单,抗误码能力强的优点,适合于各种干涉多光谱图像的无损、近无损压缩,尤其适合于星上图像的实时压缩。
-
公开(公告)号:CN1622590A
公开(公告)日:2005-06-01
申请号:CN200410073383.1
申请日:2004-12-15
申请人: 西安电子科技大学
摘要: 本发明涉及一种图像压缩编码方法,主要解决复杂度和抗误码问题。该编码方法首先确定图像压缩码流的结构,及总编码门限T和整幅图像的最大比特平面数max_bp,再对输入图像的所有数据进行循环移位和高低位拆分预处理,之后,依次对所有重要比特平面序列进行独立编码,在编码过程中,如果当前编码输出的总比特数达到总编码门限T,则停止编码并打包输出所有编码码流;反之,对非重要比特平面序列进行编码,直到达到总编码门限T或者对所有非重要比特平面序列全部编码完毕后,停止全部编码并打包输出所有编码码流。本发明具有复杂度低,硬件实现简单,抗误码能力强的优点,适合于各种干涉多光谱图像的无损、近无损压缩,尤其适合于星上图像的实时压缩。
-
公开(公告)号:CN1529285A
公开(公告)日:2004-09-15
申请号:CN200310105817.7
申请日:2003-10-13
申请人: 西安电子科技大学
IPC分类号: G06T9/00
摘要: 本发明涉及一种比特平面并行的率失真优化截取内嵌码块编码结构。该结构包括小波变换器,小波系数输出器,外部存储器,并行比特平面编码器,并行缓冲器,复选器,算术编码器。小波变换器对图像进行小波变换得到小波系数,存入到外部存储器,小波系数输出器读出小波系数送给并行的各个比特平面编码器,组织该系数在对应平面的状态变量值,存储到对应的片内双端口存储器中,按照编码要求生成上下文和数据信息,存放到每个平面对应的上下文缓冲器中,各缓冲器中的上下文和数据通过复选器合输出到算术编码器进行压缩编码,产生压缩码流提供给后续编码模块进行优化截取,形成标准码流。可用于对各种数字设备的图像压缩编码及视频数据的网络传输等领域。
-
公开(公告)号:CN1262973C
公开(公告)日:2006-07-05
申请号:CN200310105817.7
申请日:2003-10-13
申请人: 西安电子科技大学
IPC分类号: G06T9/00
摘要: 本发明涉及一种比特平面并行的率失真优化截取内嵌码块编码结构。该结构包括小波变换器,小波系数输出器,外部存储器,并行比特平面编码器,并行缓冲器,复选器,算术编码器。小波变换器对图像进行小波变换得到小波系数,存入到外部存储器,小波系数输出器读出小波系数送给并行的各个比特平面编码器,组织该系数在对应平面的状态变量值,存储到对应的片内双端口存储器中,按照编码要求生成上下文和数据信息,存放到每个平面对应的上下文缓冲器中,各缓冲器中的上下文和数据通过复选器合输出到算术编码器进行压缩编码,产生压缩码流提供给后续编码模块进行优化截取,形成标准码流。可用于对各种数字设备的图像压缩编码及视频数据的网络传输等领域。
-
公开(公告)号:CN1717049A
公开(公告)日:2006-01-04
申请号:CN200510042864.0
申请日:2005-06-29
申请人: 西安电子科技大学
IPC分类号: H04N7/26
摘要: 本发明公开了一种基于行的小波变换的超大规模集成电路VLSI结构。该结构包括至少一级行变换器及列变换器、中间缓冲器、多级小波系数输出控制器、外部存储器。一级行变换器对原始图像数据进行第一级行方向小波变换,二级及二级以上行变换器对前一级小波变换的低频子带系数进行行方向小波变换,变换结果写到中间缓冲器;列变换器读取中间缓冲器的数据,完成列方向小波变换,将结果输出到多级小波系数输出控制器;该控制器对各级列变换系数进行复选、缓存,各级低频子带系数输出到下一级小波行变换器,其余子带系数输出到外部存储器。可用于对各种数字设备的图像压缩编码及视频数据的网络传输等领域。
-
-
-
-