一种基于噪声卷积的雷达干扰的FPGA实现方法及系统

    公开(公告)号:CN113009430B

    公开(公告)日:2023-06-30

    申请号:CN202110224748.X

    申请日:2021-03-01

    IPC分类号: G01S7/38 G05B19/042

    摘要: 本发明提供的一种基于噪声卷积的雷达干扰的FPGA实现方法及系统,射频收发模块可直接完成从射频端到基带信号、从基带信号到射频端的处理流程,可直接对覆盖波段内的雷达信号进行干扰信号的生成,工程实现快速高效,具有很大的工程实践意义,并且本发明使用数字射频存储技术,对真实的雷达发射信号进行存储,来进行噪声卷积干扰信号的生成,和雷达的发射信号有较高的相干性,进行匹配滤波时,可获得较好的匹配滤波增益,节省了干扰机的能量,具有很好的工程实现价值。

    一种基于噪声卷积的雷达干扰的FPGA实现方法及系统

    公开(公告)号:CN113009430A

    公开(公告)日:2021-06-22

    申请号:CN202110224748.X

    申请日:2021-03-01

    IPC分类号: G01S7/38 G05B19/042

    摘要: 本发明提供的一种基于噪声卷积的雷达干扰的FPGA实现方法及系统,射频收发模块可直接完成从射频端到基带信号、从基带信号到射频端的处理流程,可直接对覆盖波段内的雷达信号进行干扰信号的生成,工程实现快速高效,具有很大的工程实践意义,并且本发明使用数字射频存储技术,对真实的雷达发射信号进行存储,来进行噪声卷积干扰信号的生成,和雷达的发射信号有较高的相干性,进行匹配滤波时,可获得较好的匹配滤波增益,节省了干扰机的能量,具有很好的工程实现价值。