一种基于多DSP的信号处理SIP设计电路

    公开(公告)号:CN118095193B

    公开(公告)日:2024-07-05

    申请号:CN202410517199.9

    申请日:2024-04-28

    摘要: 本发明公开了一种基于多DSP的信号处理SIP设计电路,涉及微电子技术领域,解决了现有技术不能满足用户实时对大规模数据处理的问题;该电路包括:N片多核DSP芯片、N片FLASH芯片、存储模组、N个DDR存储器接口、N片电压调整芯片、N片时钟芯片和ABF基板;多核DSP用于连接存储模组并计算缓存;存储模组用于加载程序和存储数据;SPI接口连接FLASH芯片和多核DSP芯片;电压调整芯片用于提供工作电源;时钟芯片用于提供时钟;各芯片和模组通过四周排布的方式分布在ABF基板上;实现了通过EDMA搬移的方式调度N个DSP内部存储的矩阵数据,并整合为最终所需矩阵,以达到算法加速的目的。

    基于FPGA和DDR3的SAR快速成像装置及方法

    公开(公告)号:CN110109115B

    公开(公告)日:2022-12-02

    申请号:CN201910385893.9

    申请日:2019-05-09

    IPC分类号: G01S13/90 G01S7/41

    摘要: 一种基于FPGA和DDR3的SAR快速成像装置及方法,最主要解决现有技术中SAR成像装置结构复杂,硬件实现资源较多,实现SAR成像算法中的转置操作时间较久,SAR成像速率慢的问题。其装置包括DDR3读写驱动模块、SAR成像算法模块、并行度划分模块、矩阵快速转置模块。其步骤包括:(1)得到SAR目标回波并行数据;(2)得到方位向数据;(3)对方位向数据进行转置操作;(4)获取方位向校正数据;(5)对方位向校正数据进行转置操作;(6)得到SAR图像。本发明具有结构简单,硬件实现资源少,快速获得SAR成像结果的优点,适用于各种SAR成像系统的实际应用中。

    低压自调制可变增益放大器电路及混合集成电路

    公开(公告)号:CN107612518B

    公开(公告)日:2020-09-15

    申请号:CN201710715484.1

    申请日:2017-08-20

    IPC分类号: H03G1/00 H03G3/00 H03G3/30

    摘要: 本发明涉及一种低压自调制可变增益放大器电路及混合集成电路,其中,该放大器电路包括第一级可变增益放大器电路(10)、第二级可变增益放大器电路(20)、均方根负反馈检测电路(30)、第一电容(C1)和第二电容(C2)、第一输入端(Vi+)、第二输入端(Vi‑)、第一输出端(VO+)及第二输出端(VO‑);本发明实施例采用均方根负反馈检测电路,可以根据可变增益放大器电路的输入信号和输出信号实时调制可变增益放大器电路中的衬底偏置信号,从而调制可变增益放大器电路的增益,实现宽增益范围的动态调制,增加系统工作的稳定性。

    基于FPGA和DDR3的SAR快速成像装置及方法

    公开(公告)号:CN110109115A

    公开(公告)日:2019-08-09

    申请号:CN201910385893.9

    申请日:2019-05-09

    IPC分类号: G01S13/90 G01S7/41

    摘要: 一种基于FPGA和DDR3的SAR快速成像装置及方法,最主要解决现有技术中SAR成像装置结构复杂,硬件实现资源较多,实现SAR成像算法中的转置操作时间较久,SAR成像速率慢的问题。其装置包括DDR3读写驱动模块、SAR成像算法模块、并行度划分模块、矩阵快速转置模块。其步骤包括:(1)得到SAR目标回波并行数据;(2)得到方位向数据;(3)对方位向数据进行转置操作;(4)获取方位向校正数据;(5)对方位向校正数据进行转置操作;(6)得到SAR图像。本发明具有结构简单,硬件实现资源少,快速获得SAR成像结果的优点,适用于各种SAR成像系统的实际应用中。

    基于eMMC的雷达数据记录仪断电续存装置及续存方法

    公开(公告)号:CN105788639B

    公开(公告)日:2019-08-06

    申请号:CN201610156857.1

    申请日:2016-03-18

    IPC分类号: G11C16/22

    摘要: 本发明公开了一种基于eMMC的雷达数据记录仪断电续存方法,其思路为:初始化模块对雷达数据记录仪的控制的eMMC芯片进行初始化,输出初始化完成信号;上电自检模块接收初始化完成信号,并设定地址递增单元的检测步长,然后进行所述eMMC芯片上电自检操作,并设置指令参数并发送至指令生成器,获得自检操作指令后发送至所述eMMC芯片指令总线,读取特定地址数据块并进行检测,获取所述非法位数寄存器的最终值;当检测到的地址有效时进行地址计数器输出值、所述检测步长和检测地址计数器输出值的更新,再进行上电自检模块的判决,获得最终的存储断点地址信号并发送至数据传输模块,并向数据传输模块发送自检结束信号,所述eMMC芯片即转为正常数据传输工作模式。

    客户端重复数据删除方法

    公开(公告)号:CN105681273B

    公开(公告)日:2018-11-20

    申请号:CN201510953280.2

    申请日:2015-12-17

    IPC分类号: H04L29/06 H04L9/06

    摘要: 本发明公开了一种客户端重复数据删除方法,主要解决现有技术安全性低与运算量大的问题。其实现步骤是:1.利用基于信息锁定MLE的高效加密算法,通过原始文件提取出密钥,使用该密钥对加密密钥进行加密;2.通过引入随机数,保证每一次文件所有权认证的及时有效性,即使攻击者截获文件密文的哈希值,也不能进行及时的文件所有权认证,从而达到抵抗重放攻击的目的;3.对于通过文件所有权认证的用户,服务器授予其文件所有权,并通知该用户删除本地文件。本发明能在加密数据重复删除的场景下,有效抵抗重放攻击,提高用户数据的安全性,同时,减小加解密过程的运算量,提高了重复数据删除的效率,可用于云计算加密文件的存储服务中。

    一种双环保护低压差LDO线性稳压器

    公开(公告)号:CN105955387B

    公开(公告)日:2018-07-13

    申请号:CN201610316828.7

    申请日:2016-05-12

    IPC分类号: G05F1/565

    摘要: 本发明公开了一种双环保护低压差LDO线性稳压器,包括:误差放大器,用于完成双端输入到单端输出的转换,为输出提供高增益;过流保护电路,通用于将输出电压与峰值电压进行比较,经反馈电路控制功率管,实现过流保护功能;功率管,采用PMOS晶体管的共源极放大器结构实现,用于为LDO环路提供足够的增益,同时保证LDO的压差为PMOS管的漏源电压;单位增益频率补偿网络,用于产生零点的电阻。本发明可以通过降低PMOS管临界工作点时的导通电阻来降低压降;具有过流保护作用,不再影响误差放大器的工作;具有很好的稳定性。本发明不仅有低输入输出电压差,同时在电压、温度变化时仍能稳定工作,另外还有过流保护的辅助功能。

    安卓应用文件的安全性检测方法

    公开(公告)号:CN105550594B

    公开(公告)日:2018-05-25

    申请号:CN201510953538.9

    申请日:2015-12-17

    IPC分类号: G06F21/62

    摘要: 本发明公开了一种安卓应用文件的安全性检测方法,主要解决现有安卓应用文件隐私泄露漏洞检测能力不足的问题。其实现步骤是:1.将安卓应用文件中的Dalvik字节码文件进行转换生成Jimple语言;2.从安卓系统文件中提取并分类出与敏感数据有关的输入和输出函数,并对其进行归类,标记出源和输出;3.在Jimple语言上生成虚拟Main函数,根据该函数生成过程间控制流图;4.制定污点传播规则;5.根据过程间控制流图生成污点访问路径;6.根据已标记的源和输出,在污点访问路径上执行污点传播规则,找出数据泄露的路径。本发明减少隐私泄露漏洞的漏报和误报,提高了安全性防护性能,可用于对安卓应用文件的检测。