一种可调时延射频信号生成方法、系统和设备

    公开(公告)号:CN116436483A

    公开(公告)日:2023-07-14

    申请号:CN202211485600.2

    申请日:2022-11-24

    Abstract: 本发明涉及一种可调时延射频信号生成方法、系统和设备,方法包括:根据所要生成的射频信号的中心载波频率和信号基带元素时钟确定和采样频率;根据中心载波频率和信号基带元素时钟计算信号数据比特速率;根据载波频率生成二值化载波信号;根据基带信号生成二值化基带信号;根据载波信号和基带信号并行频率映射为调制信号;对调制信号进行频率选择滤波,生成射频信号。本发明信号经过更少的模拟器件,信号质量更高。

    一种抗辐照高阶高速可参数重构FIR滤波器设计方法及系统

    公开(公告)号:CN108964635B

    公开(公告)日:2022-07-29

    申请号:CN201810621030.2

    申请日:2018-06-15

    Abstract: 本发明公开了一种抗辐照高阶高速可参数重构FIR滤波器设计方法及系统,其中,该方法包括如下步骤:(1)根据任务需求,确定FIR滤波器的阶数N;(2)根据FPGA型号,确定一列乘加器所包含的乘加器的个数L;(3)如果N≤L,则采用基于乘加器硬核的低阶FIR滤波器设计方法完成滤波器设计;(4)如果N>L,则采用基于乘加器硬核的高阶FIR滤波器设计方法完成滤波器设计。本发明具有运行速度快、占用资源少和阶数高的优点,适用于卫星有效载荷FIR滤波器的设计。

    一种大口径伞状天线展开机构

    公开(公告)号:CN108183307B

    公开(公告)日:2020-04-10

    申请号:CN201810169146.7

    申请日:2018-02-28

    Abstract: 本发明公开了一种大口径伞状天线展开机构,包括驱动器、锥齿轮组、支座、丝杠、滑块、连杆、肋组件、弹簧和挡销;支座采用空心圆柱体结构,支座一端安装有用于提供动力的驱动器,支座内侧设有若干个用于传递动力的丝杠,驱动器通过锥齿轮组连接丝杠,丝杠上安装有仅沿丝杠轴向平动的滑块;支座另一端安装有用于配装天线的肋组件,肋组件通过连杆与滑块铰接,支座外侧通过弹簧压装有用于锁止肋组件的挡销。本发明通过驱动器、锥齿轮组、支座、丝杠、滑块、连杆、肋组件、弹簧和挡销的配合,实现了伞状天线同步展开,增强了展开力矩,缩小了装置体积,确保了展开过程安全可靠,弥补了传统伞状天线展开机构的缺陷。

    一种卫星导航信号生成系统带内群时延波动的预补偿方法

    公开(公告)号:CN103281268B

    公开(公告)日:2016-01-13

    申请号:CN201310147120.X

    申请日:2013-04-25

    Abstract: 一种卫星导航信号生成系统带内群时延波动的预补偿方法,(1)测量卫星导航信号生成系统中调制器、滤波器和放大器的组合S参数,确定上述三种器件组合的幅频、群时延特性;(2)根据组合群时延特性,计算预补偿滤波器的群时延特性;(3)得到预补偿滤波器的相频特性;(4)设置预补偿滤波器的幅频特性为反Sinc函数;(5)利用预补偿滤波器的幅频特性和相频特性,得到预补偿滤波器的系统函数;(6)得到预补偿滤波器的单位脉冲响应函数;(7)设置门限值,将单位脉冲响应函数中小于门限值的量全置为零,作为预补偿滤波器的系数;(8)利用预补偿滤波器的系数,在导航信号生成系统的数字单机中,实现预补偿滤波器,从而对导航信号生成系统的群时延波动进行补偿。

    一种伞状天线锁紧释放装置及其锁紧载荷的测力标定方法

    公开(公告)号:CN108401568B

    公开(公告)日:2015-01-21

    申请号:CN201218003472.4

    申请日:2012-08-24

    Abstract: 本发明涉及一种伞状天线锁紧释放装置及其锁紧载荷的测力标定方法,该锁紧释放装置在锁紧状态下能够有效的将伞状天线肋锁紧于天线主结构上,解锁后,能够将天线肋释放,确保天线肋在展开机构的作用下展开构成反射器构形;锁紧载荷测力标定方法主要是通过结构有限元分析确定锁紧释放装置上粘贴应变片的位置,粘贴应变片构成应变式压力感器,然后将应变式压力感器与锁紧释放装置其它受压紧的部件组装在一起,按照其真实压接边界条件进行加载标定,以准确表征锁紧载荷的大小,在锁紧释放装置使用过程中严格按照标定结果进行测力以确保其锁紧载荷可控,从而确保天线结构能够可靠锁紧,且有一定锁紧刚度,能够经受住发射阶段各种动力学载荷的考验。

    一种优先加载的FPGA重构方法及存储介质

    公开(公告)号:CN115185598A

    公开(公告)日:2022-10-14

    申请号:CN202210715363.8

    申请日:2022-06-22

    Abstract: 本发明公开了一种优先加载的FPGA重构方法及存储介质,其中,该方法包括:重构刷新控制器收到重构指令后,复位重构目标FPGA,重构刷新控制器禁止定时刷新;重构刷新控制器收到一帧加载帧后,计算加载帧帧校验,若校验正确,则重构刷新控制器计算加载帧加载地址,直接向重构目标FPGA进行在线式加载;重构刷新控制器收到一帧写入帧后,判断收到的写入帧帧计数与当前应当写入的帧计数是否一致重构刷新控制器收到一帧刷新帧后,计算刷新帧帧校验。本发明解决了传统重构方法实时性差和不能灵活应用用户新功能需求的问题。

    一种并行AltBOC导航信号中频生成方法

    公开(公告)号:CN105116425B

    公开(公告)日:2017-07-28

    申请号:CN201510519218.2

    申请日:2015-08-21

    Abstract: 本发明公开了一种并行AltBOC导航信号中频生成方法,步骤如下:生成I、Q两路基带正交信号;利用复数滤波对I、Q进行幅频失真补偿,生成cI、cQ两路基带正交信号;对生成的cI、cQ两路基带正交信号低通滤波;生成中频载波;将中频载波和cI、cQ两路基带正交信号并行调制;最后并串转换输出中频信号。本发明以较低频率实现AltBOC信号生成,保证I、Q支路通道特性一致,保证信号质量。

Patent Agency Ranking