电压域全局快门读出电路
    1.
    发明公开

    公开(公告)号:CN117135486A

    公开(公告)日:2023-11-28

    申请号:CN202310509154.2

    申请日:2023-05-08

    IPC分类号: H04N25/78 H04N25/532

    摘要: 本发明涉及一种电压域全局快门读出电路。一种全局快门读出电路包含耦合于复位电压与位线之间的复位晶体管。像素启用晶体管耦合于所述复位晶体管与源极跟随器晶体管之间。所述像素启用晶体管的第一与第二端子响应于耦合到所述像素启用晶体管的第三端子的像素启用信号而耦合在一起。第一存储晶体管耦合到所述像素启用晶体管的所述第二端子及所述源极跟随器晶体管的栅极。第一存储电容器耦合到所述第一存储晶体管。第二存储晶体管耦合到所述像素启用晶体管的所述第二端子及所述源极跟随器晶体管的所述栅极。第二存储电容器耦合到所述第二存储晶体管。行选择晶体管耦合到所述源极跟随器晶体管以从所述全局快门读出电路产生输出信号。

    图像传感器及成像系统
    2.
    发明授权

    公开(公告)号:CN111225164B

    公开(公告)日:2022-04-19

    申请号:CN201911043812.3

    申请日:2019-10-30

    摘要: 本申请案涉及位线稳定速度提高。图像传感器包含具有光电二极管的像素电路以接收光且输出像素信号。所述图像传感器也包含:读出电路,其具有耦合到所述像素电路的第一取样及保持晶体管;及第一电容器,其耦合到所述第一取样及保持晶体管以接收所述像素信号。第二取样及保持晶体管耦合到所述像素电路,且第二电容器耦合到所述第二取样及保持晶体管以接收所述像素信号。第一输出开关经耦合以输出来自所述第一电容器的所述像素信号,且第二输出开关经耦合以输出来自所述第二电容器的所述像素信号。升压晶体管经耦合以在所述升压晶体管接通时连接所述第一输出开关与所述第二输出开关。

    电压域全局快门读出电路时序
    3.
    发明公开

    公开(公告)号:CN117135487A

    公开(公告)日:2023-11-28

    申请号:CN202310601212.4

    申请日:2023-05-25

    发明人: 傅玲 代铁军 高哲

    IPC分类号: H04N25/78 H04N25/532

    摘要: 本申请涉及电压域全局快门读出电路时序。全局快门读出电路包含像素启用信号及第一采样及保持SH信号,它们经配置以在全局转移时段期间在第一时间打开像素启用晶体管及第一存储晶体管。所述像素启用信号经配置以在第二时间开始转变到断开电平,并且在第三时间完成所述转变到所述断开电平以关闭所述像素启用晶体管。所述第一SH信号经配置以在所述第二及第三时间之后出现的第四时间开始转变到所述断开电平,并且在第五时间完成所述转变到所述断开电平以关闭所述第一存储晶体管。所述第四及第五时间之间的断开转变持续时间大于所述第一SH信号在所述第一时间的接通转变持续时间。

    开关驱动器电路及包含其的成像系统

    公开(公告)号:CN112243098B

    公开(公告)日:2022-10-11

    申请号:CN202010689642.2

    申请日:2020-07-17

    摘要: 本公开涉及开关驱动器电路及包含其的成像系统。一种开关驱动器电路包含耦合在电压源和第一输出节点之间的第一晶体管。第二晶体管耦合在第一输出节点和第一放电节点之间。第一斜率控制电路耦合到第一放电节点以使第一放电节点以第一斜率放电。第三晶体管耦合在电压源和第二输出节点之间。第四晶体管耦合在第二输出节点和第二放电节点之间。第二斜率控制电路耦合到第二放电节点以使第二放电节点以第二斜率放电。第一和第二斜率不匹配。

    用于图像传感器中快速电压稳定的切换技术

    公开(公告)号:CN114339100A

    公开(公告)日:2022-04-12

    申请号:CN202111054872.2

    申请日:2021-09-09

    发明人: 代铁军 高哲 傅玲

    摘要: 本公开描述用于图像传感器中快速电压稳定的切换技术。在一个实施例中,图像传感器的传送门(TX)驱动器电路包含经配置以将TX驱动器电压提供到图像传感器的多个像素的TX驱动器。电力供应器(NVDD)可操作地耦合到所述TX驱动器。第一开关(SW1)可操作地耦合外部电容(Cext)及所述TX驱动器。第二开关(SW2)可操作地耦合所述Cext及所述NVDD。第三开关(SW3)可操作地耦合所述NVDD及所述TX驱动器。所述TX驱动器电压的下降沿经配置以控制从所述多个像素中的个别像素起始数据传送。所述SW1及所述SW2在所述TX驱动器电压的所述下降沿之前经配置成断开位置。所述SW3在所述下降沿之前经配置成闭合位置。

    低功率像素读出的重新稳定时序
    6.
    发明公开

    公开(公告)号:CN116896693A

    公开(公告)日:2023-10-17

    申请号:CN202211439097.7

    申请日:2022-11-17

    发明人: 杨征 傅玲

    IPC分类号: H04N25/78

    摘要: 本公开涉及低功率像素读出的重新稳定时序。一种像素读出电路包含耦合到所述像素电路的位线输出的模/数转换器。开关耦合于所述像素电路的所述位线输出与参考电压之间。所述开关在所述模/数转换器的自动归零操作之前第一次脉冲启动及关断以将位线稳定到所述参考电压。所述开关在所述自动归零操作之后且在第一模/数转换之前第二次脉冲启动及关断以将所述位线稳定到所述参考电压。所述开关经配置以在所述第一模/数转换操作之后且在第二模/数转换操作之前第三次脉冲启动及关断以将所述位线稳定到所述参考电压。

    用于空间信息提取的事件驱动像素

    公开(公告)号:CN114650379A

    公开(公告)日:2022-06-21

    申请号:CN202111281418.0

    申请日:2021-11-01

    摘要: 本申请案涉及用于空间信息提取的事件驱动像素。一种事件驱动传感器包含光电二极管的布置,所述光电二极管的布置包含由外部部分横向环绕的内部部分。外部像素单元电路经耦合以响应于由所述外部部分生成的光电流而生成外部像素值。所述外部像素值是表示所述光电二极管的布置上的入射光的亮度的平均值的合并信号。内部像素单元电路经耦合到所述内部部分以响应于由所述内部部分生成的光电流而生成内部像素值。事件驱动电路经耦合到所述外部像素单元电路及所述内部像素单元电路。所述事件驱动电路经耦合以响应于相对于由所述外部像素值指示的外部亮度的由所述内部像素值指示的内部亮度而生成输出信号。

    具有斜率控制的采样和保持开关驱动器电路系统

    公开(公告)号:CN112243098A

    公开(公告)日:2021-01-19

    申请号:CN202010689642.2

    申请日:2020-07-17

    摘要: 本公开涉及具有斜率控制的采样和保持开关驱动器电路系统。一种开关驱动器电路包含耦合在电压源和第一输出节点之间的第一晶体管。第二晶体管耦合在第一输出节点和第一放电节点之间。第一斜率控制电路耦合到第一放电节点以使第一放电节点以第一斜率放电。第三晶体管耦合在电压源和第二输出节点之间。第四晶体管耦合在第二输出节点和第二放电节点之间。第二斜率控制电路耦合到第二放电节点以使第二放电节点以第二斜率放电。第一和第二斜率不匹配。

    位线稳定速度提高
    9.
    发明公开

    公开(公告)号:CN111225164A

    公开(公告)日:2020-06-02

    申请号:CN201911043812.3

    申请日:2019-10-30

    摘要: 本申请案涉及位线稳定速度提高。图像传感器包含具有光电二极管的像素电路以接收光且输出像素信号。所述图像传感器也包含:读出电路,其具有耦合到所述像素电路的第一取样及保持晶体管;及第一电容器,其耦合到所述第一取样及保持晶体管以接收所述像素信号。第二取样及保持晶体管耦合到所述像素电路,且第二电容器耦合到所述第二取样及保持晶体管以接收所述像素信号。第一输出开关经耦合以输出来自所述第一电容器的所述像素信号,且第二输出开关经耦合以输出来自所述第二电容器的所述像素信号。升压晶体管经耦合以在所述升压晶体管接通时连接所述第一输出开关与所述第二输出开关。

    用于1乘2共享HDR VDGS的真实GS及OFG时序设计

    公开(公告)号:CN118921575A

    公开(公告)日:2024-11-08

    申请号:CN202410552762.6

    申请日:2024-05-07

    发明人: 高哲 傅玲 代铁军

    IPC分类号: H04N25/77 H04N25/78

    摘要: 本公开涉及用于1乘2共享HDR VDGS的真实GS及OFG时序设计。一种成像系统包含具有奇数及偶数像素单元的像素阵列。所述奇数及偶数像素单元中的每一者包含光电二极管、浮动扩散区、转移晶体管、复位晶体管、横向溢出积分电容器LOFIC及溢出栅极OFG晶体管。所述成像系统进一步包含具有采样及保持SH电路及模/数转换器的读出电路。所述奇数及偶数像素单元中的每一者的所述OFG晶体管经配置以引导由所述相应光电二极管光生的图像电荷远离所述相应转移晶体管且在全局转移周期期间在LOFIC读出期间减少光电二极管曝光偏移。