一种多路CPU对外接口互联的对称设计架构

    公开(公告)号:CN107894961A

    公开(公告)日:2018-04-10

    申请号:CN201711290172.7

    申请日:2017-12-07

    发明人: 唐传贞

    IPC分类号: G06F13/40 G06F13/42

    摘要: 本发明涉及计算机领域,特别涉及一种电子产品,该电子产品包括至少一个控制器、至少一个切换开关;所述至少一个控制器通过所述至少一个切换开关来连接设备,具体的,电子产品是服务器,通过设置切换开关使得多路CPU主板即使搭配单个CPU使用时,所有外接设备数量不受影响,对外接口规格不受影响,与其它产品规格对比时,不会因为是单路CPU而导致接口规格降低,产品竞争力降低。

    一种实现NVME硬盘点灯的方法及系统

    公开(公告)号:CN107766213A

    公开(公告)日:2018-03-06

    申请号:CN201710911673.6

    申请日:2017-09-29

    发明人: 唐传贞

    IPC分类号: G06F11/32 G06F13/42

    CPC分类号: G06F11/325 G06F13/4221

    摘要: 本发明提供了一种实现NVME硬盘点灯的方法及系统,在CPU与NVME硬盘之间增加PCIE Switch芯片,扩展出更多数量的NVME硬盘端口,连接更多的NVME硬盘,并开发系统应用层硬盘指示灯的控制命令,将此命令包含在PCIE Switch芯片的驱动包内,CPU与PCIE Switch之间通过PCIE总线传递硬盘状态信息和硬盘点灯信息,硬盘点灯信息由PCIE Switch的I2C总线通过CPLD解析出对应的硬盘指示灯控制信息,在硬盘故障时点亮指示灯。通过本发明NVME硬盘点灯,解决了限制NVME硬盘的数量的问题,可根据产品需求搭配相应硬盘数量,省略每个NVME硬盘连接上一级设备的端口硬件线路上地址PIN,降低设计复杂度,解除了PIN对硬盘数量的限制。

    一种提升网络通信可靠性的接口设备与通信方法

    公开(公告)号:CN109889378A

    公开(公告)日:2019-06-14

    申请号:CN201910094520.6

    申请日:2019-01-30

    发明人: 唐传贞

    摘要: 本发明公开了一种提升网络通信可靠性的接口设备,包括:若干个网络接口,网络交换芯片,与网络接口一一对应的网络控制芯片,控制模块;所述网络接口经网络交换芯片与对应的网络控制芯片建立网络通信链路,所述网络交换芯片的控制端与控制模块连接,所述网络控制芯片的输出端与控制模块的输入端连接。还公开了一种提升网络通信可靠性的通信方法。可以实现网络接口与网络源的随意对应,即使单个网络接口异常,另一个网络接口也可以接管异常网络接口的功能,实现网络接口异常产品功能不缺失。提高了网络接口可靠性,提升了产品可靠性。

    一种供电装置及其供电方法、服务器

    公开(公告)号:CN106774761A

    公开(公告)日:2017-05-31

    申请号:CN201611059173.6

    申请日:2016-11-25

    发明人: 唐传贞

    IPC分类号: G06F1/26 G06F1/28 G06F1/30

    CPC分类号: G06F1/263 G06F1/28 G06F1/30

    摘要: 本发明提供了一种供电装置及其供电方法、服务器,供电装置包括:电源转换模块、控制模块、通断开关、检测模块及选通模块;电源转换模块将外部供电系统提供的输入电源转换为充电电压和第一工作电压,并提供;检测模块检测备用电池提供的第二工作电压以及电源转换模块提供的充电电压;控制模块在第二工作电压小于充电电压时控制通断开关保持闭合,在第二工作电压不小于充电电压时控制通断开关保持断开;通断开关在控制模块的控制下保持闭合或断开,通断开关保持闭合时可将充电电压提供给备用电源;选通模块连通电源转换模块和用电装置,将电源转换模块提供的第一工作电压提供给用电装置。通过本发明的技术方案,可提高备用电池的使用寿命。

    一种高速信号传输中驱动芯片配置更新电路及方法

    公开(公告)号:CN106648756A

    公开(公告)日:2017-05-10

    申请号:CN201611072134.X

    申请日:2016-11-29

    发明人: 唐传贞

    IPC分类号: G06F9/445

    CPC分类号: G06F8/654

    摘要: 本发明公开了一种高速信号传输中驱动芯片配置更新电路及方法,电路包括通过I2C总线连接的驱动芯片和EEPROM;I2C总线同时连接到CPU的I2C总线接口或其他管理芯片的I2C总线接口。方法包括系统通过I2C工具,发出烧录命令和烧录内容,命令下发到CPU中触发I2C接口向EEPROM中烧录;烧写完毕后重启系统,驱动芯片从EEPROM中重新加载新的配置文件,驱动芯片按照新的配置工作,更新完成。通过此方法,不需要将EEPROM取下放在烧录器上更新。只需要在操作系统下实时更新。更新完毕后重启系统,新的配置信息即可生效,具有方便了维修,方便客户使用的优点。

    一种控制器对硬盘控制信号混编的装置

    公开(公告)号:CN107608917A

    公开(公告)日:2018-01-19

    申请号:CN201710681517.5

    申请日:2017-08-10

    发明人: 唐传贞

    IPC分类号: G06F13/16

    摘要: 本发明公开一种控制器对硬盘控制信号混编的装置,包括:控制器和硬盘背板,硬盘背板上设置有至少一组用于连接控制器的连接槽位,每组连接槽位包括用于连接硬盘连接器的硬盘槽位和用于标识该组连接槽位的ID识别槽位;控制器上设置有与硬盘背板上连接槽位适配的连接管脚,连接管脚包括与硬盘槽位适配的硬盘管脚和与ID识别槽位适配的ID识别管脚;控制器内设置有管理芯片,管理芯片与连接管脚连接;管理芯片内还烧录有套数与连接槽位组数相同的至少一套用于设定每路控制信号所对应硬盘的指示代码。本装置可减化Layout布局走线,减少板层,节省成本。

    一种降低背板的设计复杂度的方法及装置

    公开(公告)号:CN107562989A

    公开(公告)日:2018-01-09

    申请号:CN201710598557.3

    申请日:2017-07-21

    发明人: 唐传贞

    IPC分类号: G06F17/50

    摘要: 本发明提供一种降低背板的设计复杂度的方法及装置,通过将硬盘背板上的SAS和PCIE信号设计成同一路信号,减少硬盘背板上的信号数,减少主板到硬盘背板的信号连接器数量,降低硬盘背板的设计复杂度,同时降低背板的成本。

    一种集成式接口及集成多接口的转接装置

    公开(公告)号:CN106887781A

    公开(公告)日:2017-06-23

    申请号:CN201710138565.X

    申请日:2017-03-09

    发明人: 唐传贞

    摘要: 本发明提供一种集成式接口及集成多接口的转接装置,包括:外接头,接头座,内接头;外接头和内接头分别与接头座连接;内接头设有USB信号引脚区,VGA信号引脚区;USB信号引脚区设有多个USB信号插针引脚,VGA信号引脚区设有多个VGA信号插针引脚;外接头设有与USB信号引脚区的多个USB信号插针引脚相适配连接的USB接口部,与VGA信号引脚区的多个VGA信号插针引脚相适配连接的VGA信号接口部。在服务器前窗口空间不变的情况下,对集成式接口进行集成,在保证结构不改变的情况下,满足用户功能需求,实现了节省空间的多合一接口设计方案,将显示接口,USB接口和系统串口等等接口合并为一个接口形态。

    一种集成式接口及集成多接口的转接装置

    公开(公告)号:CN106887781B

    公开(公告)日:2020-03-06

    申请号:CN201710138565.X

    申请日:2017-03-09

    发明人: 唐传贞

    摘要: 本发明提供一种集成式接口及集成多接口的转接装置,包括:外接头,接头座,内接头;外接头和内接头分别与接头座连接;内接头设有USB信号引脚区,VGA信号引脚区;USB信号引脚区设有多个USB信号插针引脚,VGA信号引脚区设有多个VGA信号插针引脚;外接头设有与USB信号引脚区的多个USB信号插针引脚相适配连接的USB接口部,与VGA信号引脚区的多个VGA信号插针引脚相适配连接的VGA信号接口部。在服务器前窗口空间不变的情况下,对集成式接口进行集成,在保证结构不改变的情况下,满足用户功能需求,实现了节省空间的多合一接口设计方案,将显示接口,USB接口和系统串口等等接口合并为一个接口形态。

    一种板卡、调试方法及调试系统

    公开(公告)号:CN109189630A

    公开(公告)日:2019-01-11

    申请号:CN201810995445.6

    申请日:2018-08-29

    发明人: 唐传贞

    IPC分类号: G06F11/263

    摘要: 本申请提供了一种板卡、调试方法及调试系统,所述板卡包括:多个待调试芯片和调试连接器;每个所述待调试芯片上具有一个调试端口,多个所述待调试芯片之间通过所述调试端口串联连接;所述调试连接器与其中一个所述调试端口连接;其中,所述调试连接器用于接收终端发送的调试信号,并将所述调试信号发送至目标待调试芯片;所述调试连接器还用于接收所述目标待调试芯片基于所述调试信号所反馈的调试结果,并将所述调试结果发送至所述终端。该板卡通过将多个待调试芯片的调试端口串联在一起,只需在任意一个调试端口上连接一个调试连接器,大大降低了调试连接器的数量,进而节省了板卡的布局空间,降低了板卡的设计费用。