FPGA基带平台射频数据处理装置、验证系统及方法

    公开(公告)号:CN102694756B

    公开(公告)日:2015-07-08

    申请号:CN201210136246.2

    申请日:2012-04-26

    Abstract: 本发明公开了一种FPGA基带平台射频数据处理装置,包括:射频数据发生模块,包括基带系统和射频系统,用于产生射频数据;数据采集模块,从射频数据发生模块采集数据并存储到数据存储模块;从数据存储模块读取数据;数据桥接模块,对发送给FPGA基带平台的射频数据进行时序匹配并发送到FPGA基带平台;数据存储模块,存储所述数据采集模块采集的数据;控制模块,接收基带芯片FPGA基带平台发送的启动信号,启动数据采集模块从所述数据存储模块读取数据。本发明的装置实现了FPGA基带平台射频数据处理验证流程中FPGA基带平台与射频数据速率的匹配。本发明还同时公开了一种相应的FPGA基带平台射频数据处理验证系统及验证方法。

    一种HARQ数据存取方法及装置

    公开(公告)号:CN103595513A

    公开(公告)日:2014-02-19

    申请号:CN201210290495.7

    申请日:2012-08-15

    Abstract: 本发明公开了一种HARQ数据存取方法,包括:HARQ数据存取装置的片上存储器包括多个存储单元和至少一个读缓存单元;当接收到解速率匹配后或重传合并后的编码块时,如果存在空闲的存储单元,将校验错误的编码块保存到空闲的存储单元;如果不存在空闲的存储单元,将校验错误的编码块保存到片外存储器;如果存在空闲的读缓存单元,读取片外存储器中需要最先处理的编码块并保存到空闲的读缓存单元中;在重传合并时,从所述存储单元或读缓存单元中读取先前数据编码块进行重传数据合并。本发明还公开了一种相应的HARQ数据存取装置,本发明的技术方案能有效的克服现有技术中存在的由于片外存储器访问冲突造成的HARQ系统获取编码块延迟的问题,提高HARQ系统工作效率。

    移动终端射频控制方法及装置

    公开(公告)号:CN102469049A

    公开(公告)日:2012-05-23

    申请号:CN201110182470.0

    申请日:2011-06-30

    CPC classification number: Y02D70/00

    Abstract: 本发明公开了一种移动终端射频控制装置及方法,包括,射频控制单元、基带数据收发单元、省电控制单元、定时计数单元、省电数据单元、省电控制单元、时钟控制单元、控制字选择单元,本发明的装置使用单独的省电控制单元和省电数据单元来发送省电状态控制字,解决了现有技术采用完全定时控制的方法带来的基带芯片进入省电与射频器件的打开和关闭不同步的问题,从而有效的降低了系统功耗,提高了射频控制的准确性;此外,本发明还公开了一种与所述装置相适应的射频控制方法。

    一种解速率匹配方法及装置

    公开(公告)号:CN102447521A

    公开(公告)日:2012-05-09

    申请号:CN201010500202.4

    申请日:2010-09-30

    Abstract: 本发明提供一种第三代移动通信长期演进系统解速率匹配方法及装置,所述方法首先判断是否进行重传合并,若是则将上一次解交织的数据写入存储器3再进行解重复解打孔,否则直接对接收数据进行解重复解打孔,其次分别对解比特收集分出的三路数据进行解交织,若进行重传合并操作,则将存储器3中的数据读出与本次解交织的数据进行合并,并再次写入存储器3,否则将本次解交织的数据写入存储器3中;并提供了相应装置;本发明中将单独分配用于存储解重复解打孔数据的存储器删除,并将重传合并延后进行,使得存储器3共用,从而节省了一块存储器,减少了硬件资源;并进而每次能同时计算P_NUM个地址,处理效率提高了P_NUM倍。

    移动终端射频控制方法及装置

    公开(公告)号:CN102469049B

    公开(公告)日:2013-01-23

    申请号:CN201110182470.0

    申请日:2011-06-30

    CPC classification number: Y02D70/00

    Abstract: 本发明公开了一种移动终端射频控制装置及方法,包括,射频控制单元、基带数据收发单元、省电控制单元、定时计数单元、省电数据单元、省电控制单元、时钟控制单元、控制字选择单元,本发明的装置使用单独的省电控制单元和省电数据单元来发送省电状态控制字,解决了现有技术采用完全定时控制的方法带来的基带芯片进入省电与射频器件的打开和关闭不同步的问题,从而有效的降低了系统功耗,提高了射频控制的准确性;此外,本发明还公开了一种与所述装置相适应的射频控制方法。

    一种解速率匹配方法及装置

    公开(公告)号:CN102447521B

    公开(公告)日:2016-10-05

    申请号:CN201010500202.4

    申请日:2010-09-30

    Abstract: 本发明提供一种第三代移动通信长期演进系统解速率匹配方法及装置,所述方法首先判断是否进行重传合并,若是则将上一次解交织的数据写入存储器3再进行解重复解打孔,否则直接对接收数据进行解重复解打孔,其次分别对解比特收集分出的三路数据进行解交织,若进行重传合并操作,则将存储器3中的数据读出与本次解交织的数据进行合并,并再次写入存储器3,否则将本次解交织的数据写入存储器3中;并提供了相应装置;本发明中将单独分配用于存储解重复解打孔数据的存储器删除,并将重传合并延后进行,使得存储器3共用,从而节省了一块存储器,减少了硬件资源;并进而每次能同时计算P_NUM个地址,处理效率提高了P_NUM倍。

    跟踪模块、方法、系统和片上系统芯片

    公开(公告)号:CN104572515A

    公开(公告)日:2015-04-29

    申请号:CN201310516574.X

    申请日:2013-10-28

    CPC classification number: G06F13/1668

    Abstract: 本发明实施例涉及通信技术领域,公开了一种跟踪模块、方法、系统和片上系统芯片。其中,该跟踪模块包括:跟踪配置单元,用于获取跟踪配置信息,并配置跟踪触发条件;所述跟踪配置信息包括所述跟踪触发条件、至少一个存储地址;跟踪产生单元,用于在所述跟踪触发条件满足时,根据所述存储地址通过总线访问对应的存储单元和/或寄存器,以获取所述存储单元和/或寄存器中存储的信息作为跟踪信息;跟踪输出单元,用于输出所述跟踪信息。实施本发明实施例,可以实现在不影响片上系统芯片中各模块运行的情况下,对片上系统芯片的存储单元和/或寄存器存储的数据进行采集和输出。

    FPGA基带平台射频数据处理装置、验证系统及方法

    公开(公告)号:CN102694756A

    公开(公告)日:2012-09-26

    申请号:CN201210136246.2

    申请日:2012-04-26

    Abstract: 本发明公开了一种FPGA基带平台射频数据处理装置,包括:射频数据发生模块,包括基带系统和射频系统,用于产生射频数据;数据采集模块,从射频数据发生模块采集数据并存储到数据存储模块;从数据存储模块读取数据;数据桥接模块,对发送给FPGA基带平台的射频数据进行时序匹配并发送到FPGA基带平台;数据存储模块,存储所述数据采集模块采集的数据;控制模块,接收基带芯片FPGA基带平台发送的启动信号,启动数据采集模块从所述数据存储模块读取数据。本发明的装置实现了FPGA基带平台射频数据处理验证流程中FPGA基带平台与射频数据速率的匹配。本发明还同时公开了一种相应的FPGA基带平台射频数据处理验证系统及验证方法。

Patent Agency Ranking