一种比较电路
    1.
    发明授权

    公开(公告)号:CN116112002B

    公开(公告)日:2023-07-25

    申请号:CN202310385333.X

    申请日:2023-04-12

    发明人: 陈晗

    摘要: 本公开涉及半导体领域,针对比较电路的时序不易控制的问题,提供了一种比较电路,该比较电路包括比较单元和参考单元,参考单元对第一预设参数和第二预设参数进行一致性比较,产生并输出第一结果信号;比较单元对第一待处理参数和第二待处理参数进行一致性比较,产生第二结果信号;在第一结果信号为第二状态时将第二结果信号输出为目标结果信号,不仅可以实现正确的参数比较功能,而且能够优化比较过程的时序。

    一种比较电路
    2.
    发明公开
    一种比较电路 审中-公开

    公开(公告)号:CN116112002A

    公开(公告)日:2023-05-12

    申请号:CN202310385333.X

    申请日:2023-04-12

    发明人: 陈晗

    摘要: 本公开涉及半导体领域,针对比较电路的时序不易控制的问题,提供了一种比较电路,该比较电路包括比较单元和参考单元,参考单元对第一预设参数和第二预设参数进行一致性比较,产生并输出第一结果信号;比较单元对第一待处理参数和第二待处理参数进行一致性比较,产生第二结果信号;在第一结果信号为第二状态时将第二结果信号输出为目标结果信号,不仅可以实现正确的参数比较功能,而且能够优化比较过程的时序。

    字线驱动电路以及存储器
    3.
    发明公开

    公开(公告)号:CN118887982A

    公开(公告)日:2024-11-01

    申请号:CN202310459066.6

    申请日:2023-04-25

    发明人: 陈晗

    IPC分类号: G11C11/408 G11C11/4074

    摘要: 本公开实施例涉及半导体技术领域,提供一种字线驱动电路以及存储器,字线驱动电路包括:字线驱动器控制器,被配置为,接收第一供电电压,所述第一供电电压的电平值可调节,输出第一控制信号,所述第一控制信号的电平值等于地端电压或者等于所述第一供电电压的电平值;字线驱动器,被配置为,接收第二供电电压和所述第一控制信号并输出字线控制信号,所述字线控制信号控制目标存储阵列中的字线的打开或关闭,所述字线驱动器与所述字线一一对应;与所述目标存储阵列中的所述字线对应的所述字线驱动器连接到同一所述第二供电电压。本公开实施例至少有利于降低字线驱动电路的功耗。

    一种时序信号发生器、方法及存储器

    公开(公告)号:CN118585034A

    公开(公告)日:2024-09-03

    申请号:CN202310195786.6

    申请日:2023-02-27

    发明人: 陈晗

    IPC分类号: G06F1/06

    摘要: 本公开实施例提供了一种时序信号发生器、方法及存储器,该时序信号发生器包括:延时链模块,配置为接收第一命令信号和第二命令信号;对第一命令信号进行延迟以产生第一边沿时间戳信号,对第二命令信号进行延迟以产生第二边沿时间戳信号;信号发生器,配置为接收第一边沿时间戳信号和第二边沿时间戳信号;利用第一边沿时间戳信号和第二边沿时间戳信号,产生并输出目标脉冲信号;其中,目标脉冲信号的脉冲前沿是根据第一边沿时间戳信号产生的,目标脉冲信号的脉冲后沿是根据第二边沿时间戳信号产生的。这样,利用基于延时链的时间戳来产生目标脉冲信号,能够更加精确的控制目标脉冲的脉冲前沿和脉冲后沿,实现高精度的命令时序控制。

    一种存储电路和存储器
    5.
    发明公开

    公开(公告)号:CN118471285A

    公开(公告)日:2024-08-09

    申请号:CN202310114279.5

    申请日:2023-02-02

    发明人: 陈晗

    IPC分类号: G11C8/14

    摘要: 本公开实施例公开了一种存储电路和存储器,存储电路包括:2n条字线、至少一个字线驱动器和2n个保护模块;n为正整数。至少一个字线驱动器,对应连接2n条字线的第一端。每个保护模块,对应连接一条字线的第二端。每个字线驱动器,被配置为接收并响应于驱动使能信号,以激活对应的字线。每个保护模块,被配置为接收保护使能信号,若保护使能信号表征保护模块连接的字线未被激活,则将字线的第二端接地。本公开实施例能够加快字线的关闭速度,同时,避免字线受到干扰。