多载波系统中的频域符号同步和帧同步

    公开(公告)号:CN104243128A

    公开(公告)日:2014-12-24

    申请号:CN201410220316.1

    申请日:2014-05-23

    CPC classification number: H04W56/0005

    Abstract: 本发明公开了用于多载波通信系统的频域符号同步和帧同步的方法和系统。接收信号(104)被采样(108)并转换成和所述多载波通信信号内的子载波相关联的频率成分(304)。通过执行接收信号的频率成分和频域同步符号之间的相关,符号同步(306)在频域中被执行。在符号同步之后,在频域中,帧同步相关也在接收信号的频率成分和频域同步符号之间被执行。所公开的实施例特别是对电力线通信(PLC)系统和/或其它恶劣噪音通信环境的多载波接收信号中的符号同步和帧同步有用。

    用于接口连接处理器和协处理器的方法和装置

    公开(公告)号:CN101479712A

    公开(公告)日:2009-07-08

    申请号:CN200780024086.X

    申请日:2007-04-24

    CPC classification number: G06F9/3877 G06F9/321 G06F9/3879

    Abstract: 协处理器(14)可以被用于执行可以从主或通用处理器(12)卸载的一个或多个特定操作。允许该处理器(12)和协处理器(14)之间的有效通信和连接是重要的。在一个实施例中,协处理器(14)产生并提供指令(200,220)至处理器(12)中的指令流水线(20)。因为协处理器(14)产生的指令是处理器的标准指令集的一部分,所以容易保持高速缓存(70)一致性。同样,协处理器(14)中的电路(102)可以对数据执行操作,而协处理器(14)中的电路(106)同时产生处理器指令(200,220)。

    具有分数VCO调制的锁相环

    公开(公告)号:CN105915212A

    公开(公告)日:2016-08-31

    申请号:CN201610056780.0

    申请日:2016-01-28

    Abstract: 本发明涉及具有分数VCO调制的锁相环。集成电路包括双端口调制器和压控振荡器(VCO)。所述双端口调制器具有用于接收发射器调制信号的第一输入,用于提供高端口调制信号的分数部分的第一输出,用于提供所述高端口调制信号的整数部分的第二输出,以及用于提供低端口调制信号的第三输出。所述VCO耦合于所述双端口调制器并且具有用于接收所述高端口调制信号的所述分数部分的第一输入,用于接收所述高端口调制信号的所述整数部分的第二输入,用于基于接收低端口调制信号接收调谐信号的第三输入,以及用于输出RF信号的第一输出。所述双端口调制器提供了有符号的单个位信号以用于生成所述高端口调制信号的所述分数部分。

    多载波系统的频域载波消隐

    公开(公告)号:CN104243385A

    公开(公告)日:2014-12-24

    申请号:CN201410220697.3

    申请日:2014-05-23

    CPC classification number: H04L27/2657 H04L25/03159 H04L27/2647

    Abstract: 公开了多载波通信系统中的频域载波消隐的方法和系统。当在用于多载波通信的接收的符号(502)内的一个或多个子载波(504/506)中检测到过多的能量时,为了后续的解调将这些子载波消隐,以避免毁坏解调的数据。采用通过使用FFT(快速傅里叶变换)从时域数字采样到频域值的转换和阈值检测器,来检测毁坏的子载波。此外,这种频域载波消隐可以在逐符号的基础上动态地实施,以通过减少解码错误来进一步提高解调性能。所公开的实施例尤其有用于改善电力线通信(PLC)系统的解调性能。

Patent Agency Ranking