-
公开(公告)号:CN107430553B
公开(公告)日:2019-01-18
申请号:CN201680014533.2
申请日:2016-02-24
申请人: 高通股份有限公司
发明人: J·E·波达艾玛 , 博胡斯拉夫·雷赫利克 , P·C·J·维尔齐恩斯基 , K·J·厄恩魏因 , C·J·莫雷拉 , M·瓦里亚 , 萨拉杰·加代尔拉布
IPC分类号: G06F12/0862 , G06F12/1027
摘要: 本发明公开了用于预取装置的存储器管理单元MMU中的地址转换的方法和系统。在一实施例中,所述MMU从所述装置的上游组件接收预取命令,所述预取命令包含指令的地址;从所述装置的存储器中的转换表预取所述指令的转换;以及将所述指令的所述转换存储在与所述MMU相关联的转换高速缓冲存储器中。
-
公开(公告)号:CN103210382A
公开(公告)日:2013-07-17
申请号:CN201180050719.0
申请日:2011-10-20
申请人: 高通股份有限公司
发明人: 克里斯蒂安·杜罗优 , 贾亚·普拉喀什·苏布拉马尼亚姆·贾纳桑 , 维诺德·沙马迪 , 马克·迈克尔·谢弗 , 乔舒亚·H·斯塔布斯 , 罗伯特·N·吉布森 , 克里斯·蒂里 , 穆因·H·汗 , 博胡斯拉夫·雷赫利克 , 萨拉杰·加代尔拉布 , 西蒙·布斯
IPC分类号: G06F13/362
CPC分类号: G06F13/37 , G06F13/1626 , G06F13/18 , G06F13/362 , G06F13/4256 , G06F2213/0038 , G06F2213/0062 , G06F2213/0064 , G06F2213/36 , Y02D10/14
摘要: 揭示用于基于健康信息而仲裁通信总线上的总线事务的装置、系统、方法以及计算机可读媒体。主装置的健康信息可用以调整来自主装置的总线事务的优先级以满足所述主装置的服务质量要求。在一个实施例中,提供一种总线互连,且所述总线互连经配置以将来自多个主装置中的任一者的总线事务传送到耦接所述总线互连的从属装置。所述总线互连经进一步配置以将所述多个主装置中的每一者的健康信息映射到虚拟优先级空间中。所述总线互连经进一步配置以将所述虚拟优先级空间转译成所述多个主装置中的每一者的物理优先级等级。所述总线互连经进一步配置以基于所述多个主装置的物理优先级等级而仲裁所述多个主装置的总线事务。
-
公开(公告)号:CN102668563B
公开(公告)日:2017-08-22
申请号:CN201080058297.7
申请日:2010-12-20
申请人: 高通股份有限公司
发明人: 弗拉丹·安德里亚尼奇 , 萨拉杰·加代尔拉布
IPC分类号: H04N19/176 , H04N19/51 , H04N19/102 , H04N19/137 , H04N19/44 , H04N19/433
CPC分类号: H04N19/433 , H04N19/102 , H04N19/137 , H04N19/176 , H04N19/44 , H04N19/51
摘要: 本发明描述相对于视频块的显示次序修改视频块的解码次序的技术。可在时间上修改所述解码次序,使得不同视频帧(或其它经编码的单元)的视频块以交替方式进行解码。在此情况下,视频块的所述解码次序可在两个或两个以上不同帧的视频块之间交替。此外,还可在给定视频块内在空间上修改所述解码次序,使得所述视频块以不对应于所述视频块的光栅扫描次序的次序进行解码。所述技术可通过改善高速缓存命中的可能性来改善存储器的使用,借此减少从外部存储器到与解码器相关联的内部高速缓存的存储器加载的数目。
-
公开(公告)号:CN105718397A
公开(公告)日:2016-06-29
申请号:CN201610032320.4
申请日:2011-10-20
申请人: 高通股份有限公司
发明人: 克里斯蒂安·杜罗优 , 贾亚·普拉喀什·苏布拉马尼亚姆·贾纳桑 , 维诺德·沙马迪 , 马克·迈克尔·谢弗 , 乔舒亚·H·斯塔布斯 , 罗伯特·N·吉布森 , 克里斯·蒂里 , 穆因·H·汗 , 博胡斯拉夫·雷赫利克 , 萨拉杰·加代尔拉布 , 西蒙·布斯
IPC分类号: G06F13/362
CPC分类号: G06F13/37 , G06F13/1626 , G06F13/18 , G06F13/362 , G06F13/4256 , G06F2213/0038 , G06F2213/0062 , G06F2213/0064 , G06F2213/36 , Y02D10/14
摘要: 本发明涉及基于总线装置健康信息和相关功率管理而仲裁通信总线上的总线事务。揭示用于基于健康信息而仲裁通信总线上的总线事务的装置、系统、方法及计算机可读媒体。主装置的健康信息可用以调整来自主装置的总线事务的优先级以满足主装置的服务质量要求。在一个实施例中,提供一种总线互连,且总线互连经配置以将来自多个主装置中的任一者的总线事务传送到耦接总线互连的从属装置。总线互连经进一步配置以将多个主装置中的每一者的健康信息映射到虚拟优先级空间中。总线互连经进一步配置以将虚拟优先级空间转译成多个主装置中的每一者的物理优先级等级。总线互连经进一步配置以基于多个主装置的物理优先级等级而仲裁多个主装置的总线事务。
-
公开(公告)号:CN107430553A
公开(公告)日:2017-12-01
申请号:CN201680014533.2
申请日:2016-02-24
申请人: 高通股份有限公司
发明人: J·E·波达艾玛 , 博胡斯拉夫·雷赫利克 , P·C·J·维尔齐恩斯基 , K·J·厄恩魏因 , C·J·莫雷拉 , M·瓦里亚 , 萨拉杰·加代尔拉布
IPC分类号: G06F12/0862 , G06F12/1027
CPC分类号: G06F12/0862 , G06F12/0875 , G06F12/10 , G06F12/1027 , G06F2212/1021 , G06F2212/452 , G06F2212/602 , G06F2212/6028 , G06F2212/654 , G06F2212/684
摘要: 本发明公开了用于预取装置的存储器管理单元MMU中的地址转换的方法和系统。在一实施例中,所述MMU从所述装置的上游组件接收预取命令,所述预取命令包含指令的地址;从所述装置的存储器中的转换表预取所述指令的转换;以及将所述指令的所述转换存储在与所述MMU相关联的转换高速缓冲存储器中。
-
公开(公告)号:CN103210382B
公开(公告)日:2016-02-24
申请号:CN201180050719.0
申请日:2011-10-20
申请人: 高通股份有限公司
发明人: 克里斯蒂安·杜罗优 , 贾亚·普拉喀什·苏布拉马尼亚姆·贾纳桑 , 维诺德·沙马迪 , 马克·迈克尔·谢弗 , 乔舒亚·H·斯塔布斯 , 罗伯特·N·吉布森 , 克里斯·蒂里 , 穆因·H·汗 , 博胡斯拉夫·雷赫利克 , 萨拉杰·加代尔拉布 , 西蒙·布斯
IPC分类号: G06F13/362
CPC分类号: G06F13/37 , G06F13/1626 , G06F13/18 , G06F13/362 , G06F13/4256 , G06F2213/0038 , G06F2213/0062 , G06F2213/0064 , G06F2213/36 , Y02D10/14
摘要: 揭示用于基于健康信息而仲裁通信总线上的总线事务的装置、系统、方法以及计算机可读媒体。主装置的健康信息可用以调整来自主装置的总线事务的优先级以满足所述主装置的服务质量要求。在一个实施例中,提供一种总线互连,且所述总线互连经配置以将来自多个主装置中的任一者的总线事务传送到耦接所述总线互连的从属装置。所述总线互连经进一步配置以将所述多个主装置中的每一者的健康信息映射到虚拟优先级空间中。所述总线互连经进一步配置以将所述虚拟优先级空间转译成所述多个主装置中的每一者的物理优先级等级。所述总线互连经进一步配置以基于所述多个主装置的物理优先级等级而仲裁所述多个主装置的总线事务。
-
公开(公告)号:CN102668563A
公开(公告)日:2012-09-12
申请号:CN201080058297.7
申请日:2010-12-20
申请人: 高通股份有限公司
发明人: 弗拉丹·安德里亚尼奇 , 萨拉杰·加代尔拉布
CPC分类号: H04N19/433 , H04N19/102 , H04N19/137 , H04N19/176 , H04N19/44 , H04N19/51
摘要: 本发明描述相对于视频块的显示次序修改视频块的解码次序的技术。可在时间上修改所述解码次序,使得不同视频帧(或其它经编码的单元)的视频块以交替方式进行解码。在此情况下,视频块的所述解码次序可在两个或两个以上不同帧的视频块之间交替。此外,还可在给定视频块内在空间上修改所述解码次序,使得所述视频块以不对应于所述视频块的光栅扫描次序的次序进行解码。所述技术可通过改善高速缓存命中的可能性来改善存储器的使用,借此减少从外部存储器到与解码器相关联的内部高速缓存的存储器加载的数目。
-
-
-
-
-
-