-
公开(公告)号:CN112042122B
公开(公告)日:2024-07-12
申请号:CN201980026200.5
申请日:2019-03-18
申请人: 高通股份有限公司
摘要: 各个方面通常涉及减少高速信号传输中的延迟或相位抖动。电源到地电位的变化会改变传输电路系统引入到正在被传输的信号中的延迟量,从而导致传输的信号中的抖动或相位噪声。为了减少相位抖动或相位噪声,所公开的各个方面包括一种可变阻抗电路,其耦合到信号分配网络,响应于电源到地电位的变化而对可变阻抗电路的阻抗水平进行调整,使得阻抗所引入的延迟补偿了由于电源到地电位的变化而引起的延迟的改变,从而导致延迟基本上恒定。
-
公开(公告)号:CN105453437A
公开(公告)日:2016-03-30
申请号:CN201480038759.7
申请日:2014-07-07
申请人: 高通股份有限公司
IPC分类号: H03L7/099
CPC分类号: H03L7/0991 , H03B5/1265 , H03B2200/0088 , H03B2201/025 , H03B2202/017 , H03J5/24 , H03J2200/10 , H03J2200/36 , H03L7/099 , H03L2207/50
摘要: 一个特征涉及包括可变电容器和噪声抑制电路装置的数字控制的振荡器(DCO)。可变电容器具有可变电容值,可变电容器控制DCO的输出频率。可变电容值基于由第一电容器组提供的第一组电容值、由第二电容器组提供的第二组电容值、以及由辅助电容器组提供的辅助组电容值。噪声抑制电路装置被适配成通过调节辅助组电容值同时维持第一组电容值和/或第二组电容值中的至少一项基本上不变来调节可变电容值。先于调节可变电容值,噪声抑制电路装置可以确定所接收的输入DCO控制字跨电容器组敏感的边界转变。
-
公开(公告)号:CN112042122A
公开(公告)日:2020-12-04
申请号:CN201980026200.5
申请日:2019-03-18
申请人: 高通股份有限公司
摘要: 各个方面通常涉及减少高速信号传输中的延迟或相位抖动。电源到地电位的变化会改变传输电路系统引入到正在被传输的信号中的延迟量,从而导致传输的信号中的抖动或相位噪声。为了减少相位抖动或相位噪声,所公开的各个方面包括一种可变阻抗电路,其耦合到信号分配网络,响应于电源到地电位的变化而对可变阻抗电路的阻抗水平进行调整,使得阻抗所引入的延迟补偿了由于电源到地电位的变化而引起的延迟的改变,从而导致延迟基本上恒定。
-
公开(公告)号:CN105453437B
公开(公告)日:2017-05-24
申请号:CN201480038759.7
申请日:2014-07-07
申请人: 高通股份有限公司
IPC分类号: H03L7/099
CPC分类号: H03L7/0991 , H03B5/1265 , H03B2200/0088 , H03B2201/025 , H03B2202/017 , H03J5/24 , H03J2200/10 , H03J2200/36 , H03L7/099 , H03L2207/50
摘要: 一个特征涉及包括可变电容器和噪声抑制电路装置的数字控制的振荡器(DCO)。可变电容器具有可变电容值,可变电容器控制DCO的输出频率。可变电容值基于由第一电容器组提供的第一组电容值、由第二电容器组提供的第二组电容值、以及由辅助电容器组提供的辅助组电容值。噪声抑制电路装置被适配成通过调节辅助组电容值同时维持第一组电容值和/或第二组电容值中的至少一项基本上不变来调节可变电容值。先于调节可变电容值,噪声抑制电路装置可以确定所接收的输入DCO控制字跨电容器组敏感的边界转变。
-
公开(公告)号:CN104247255A
公开(公告)日:2014-12-24
申请号:CN201380021312.4
申请日:2013-04-25
申请人: 高通股份有限公司
CPC分类号: H03C3/02 , H03C3/0941 , H03C3/095 , H03C3/0966 , H03C5/00 , H04L27/2003 , H04L27/2032
摘要: 公开了超宽带频率调制器。该频率调制器包括接收小分量的直接调制锁相环。该频率调制器还包括产生多个延迟线的延迟模块。该频率调制器进一步包括接收大分量和该多个延迟线的边沿选择器。
-
公开(公告)号:CN110301094B
公开(公告)日:2023-02-21
申请号:CN201880012313.5
申请日:2018-01-02
申请人: 高通股份有限公司
发明人: B·孙
IPC分类号: H03L7/087
摘要: 公开了在受控延迟线路中的多个延迟电路输出之间采用相位误差检测以提供误差校正的多相位时钟生成。提供了包括受控延迟线路和相位误差检测器电路的多相位时钟生成器。抽头节点是从在受控延迟线路中的一个或多个延迟电路的输出中提供的。为了检测和校正在受控延迟线路中的相位误差,提供了包括至少两个相位检测器的相位检测电路,其中各相位检测器被配置为对在来自在受控延迟线路中的延迟电路的抽头节点之间的相位偏移误差进行测量。然后对这些相位误差进行组合以产生误差校正信号,所述误差校正信号用以控制在受控延迟线路中对延迟电路的延迟,以将最终延迟电路的输出的相位锁定到输入参考时钟信号。
-
公开(公告)号:CN110301094A
公开(公告)日:2019-10-01
申请号:CN201880012313.5
申请日:2018-01-02
申请人: 高通股份有限公司
发明人: B·孙
IPC分类号: H03L7/087
摘要: 公开了在受控延迟线路中的多个延迟电路输出之间采用相位误差检测以提供误差校正的多相位时钟生成。提供了包括受控延迟线路和相位误差检测器电路的多相位时钟生成器。抽头节点是从在受控延迟线路中的一个或多个延迟电路的输出中提供的。为了检测和校正在受控延迟线路中的相位误差,提供了包括至少两个相位检测器的相位检测电路,其中各相位检测器被配置为对在来自在受控延迟线路中的延迟电路的抽头节点之间的相位偏移误差进行测量。然后对这些相位误差进行组合以产生误差校正信号,所述误差校正信号用以控制在受控延迟线路中对延迟电路的延迟,以将最终延迟电路的输出的相位锁定到输入参考时钟信号。
-
公开(公告)号:CN105008936B
公开(公告)日:2017-08-11
申请号:CN201480013717.8
申请日:2014-03-10
申请人: 高通股份有限公司
发明人: B·孙
IPC分类号: G01R19/165 , G01R15/08 , G01R15/04 , G05F1/46 , G01R15/09
CPC分类号: G05F3/08 , G01R15/04 , G01R15/08 , G01R15/09 , G01R19/16519 , G01R19/16552 , G05F1/465
摘要: 提供了在供电电压变化时自动和动态地调整其分压器链的分压器电路(103)。该分压器电路包括具有不同分压器因子的多个分压器分支(102,104,106)以对供电电压(VDD)进行分压并获得经分压的供电电压(Vm_A,Vm_B,Vm_i)。此外,控制电路(112)被耦合至所述多个分压器分支且被适配成自动监视所述供电电压并从所述多个分压器分支中动态选择(116)一分压器分支以将所选择的经分压的供电电压维持在预定电压范围内。
-
公开(公告)号:CN102282762B
公开(公告)日:2014-05-07
申请号:CN200980154750.1
申请日:2009-04-17
申请人: 高通股份有限公司
CPC分类号: H03F3/193 , H03F1/3205 , H03F1/3211 , H03F3/45183 , H03F3/72 , H03F2200/294 , H03F2200/451 , H03F2203/45386 , H03F2203/45481 , H03F2203/7221
摘要: 一种用于在低、中或高线性度模式中工作的放大器,所述放大器包括:耦合到第二低噪声放大器(LNA)的第一低噪声放大器,用于提供放大;耦合到第一LNA的第一退化电感(340),用于提供阻抗匹配;耦合到第二LNA的输出的-g3生成单元,用于消除三阶跨导失真;以及第一启用/停用元件(350),其耦合到第二LNA的输出并与-g3生成单元并联排列,用于在低、中或高线性度模式中的一个模式下操作第一和第二LNA中的至少一个。
-
公开(公告)号:CN102742153A
公开(公告)日:2012-10-17
申请号:CN201080063261.8
申请日:2010-12-15
申请人: 高通股份有限公司
摘要: 一种用于对第一周期信号进行抽取以产生第二周期信号的技术。在示例性实施例中,所述第一周期信号是由可配置的整数比例分频器进行分割的,并且所述分频器的输出是按照可配置的分数延迟进行延迟的。可以使用例如sigma-delta调制技术对可配置的分数延迟进行噪声整形,以将所述分数延迟的量化噪声在较宽的带宽上展开。在示例性实施例中,可以使用所述第一周期信号和所述第二周期信号,以便从单个锁相环(PLL)输出产生用于通信收发机的发送(TX)本地振荡器(LO)信号和接收(RX)本地振荡器(LO)信号。
-
-
-
-
-
-
-
-
-