具有曼彻斯特编码的单线双向总线信令

    公开(公告)号:CN118647983A

    公开(公告)日:2024-09-13

    申请号:CN202380019515.3

    申请日:2023-01-09

    IPC分类号: G06F13/42

    摘要: 一种通过线驱动器耦合到单线串行总线的装置被配置为:当该单线串行总线从第一信令状态转变到第二信令状态时,确定已经启动第一序列开始条件(SSC)。该线驱动器在第一历时之后将该单线串行总线驱动到该第一信令状态以完成该第一SSC,并且当该线驱动器在该第一SSC之后向该单线串行总线呈现高阻抗时,提供具有多个时隙的仲裁窗口。该线驱动器在该单线串行总线被驱动到该第二信令状态的该多个时隙中的每个时隙中将该单线串行总线驱动到该第一信令状态。在该仲裁窗口到期之后,该装置向至少一个从设备发送第二SSC和曼彻斯特编码的命令。

    混合模式射频前端接口
    4.
    发明公开

    公开(公告)号:CN112639756A

    公开(公告)日:2021-04-09

    申请号:CN201980057744.8

    申请日:2019-09-05

    IPC分类号: G06F13/42

    摘要: 所描述的系统、装置和方法使得能够在使用单线链路的设备与使用多线链路的设备之间进行通信。在主设备处执行的一种方法包括在串行总线的数据线之上传送序列开始条件,序列开始条件指示是否要与由序列开始条件发起的事务同时地将时钟脉冲设置在串行总线的时钟线上的时钟信号中,当序列开始条件指示时钟脉冲要被同时地设置在时钟信号中时,在串行总线之上传送第一数据报,并且当序列开始条件指示没有时钟脉冲要被同时地设置在时钟信号中时,在串行总线之上传送第二数据报。可以在具有嵌入式定时信息的数据信号中传送第二数据报。

    用于使用具有减少的引脚选项的串行外围设备接口(SPI)的芯片操作的系统和方法

    公开(公告)号:CN117916723A

    公开(公告)日:2024-04-19

    申请号:CN202280060005.6

    申请日:2022-08-29

    IPC分类号: G06F13/42

    摘要: 用于使用具有减少的引脚选项的串行外围设备接口(SPI)的芯片操作的系统和方法,这些系统和方法考虑消除用于主机(也称为主设备)到设备(也称为从设备)通信链路的芯片选择引脚、中断引脚和/或复位引脚,同时在需要时保留传统设备的向后兼容的可能性。该通信链路可包括时钟线、主机到设备线以及设备到主机线。该主机可使用时钟和主机到设备线上的特定信号序列来提供开始和停止序列命令、中断、或复位命令。通过将这些命令合并到该时钟和主机到设备线上,可减少主机电路和从电路的部分的引脚计数。同样地,可能需要更少(或至少可能更短)的导电迹线来将该主机互连到该设备。此类改变可节省成本、使布局设计更容易和/或节省计算设备内的空间。

    定时触发器同步增强
    6.
    发明公开

    公开(公告)号:CN116670617A

    公开(公告)日:2023-08-29

    申请号:CN202180089261.3

    申请日:2021-12-01

    IPC分类号: G06F1/12

    摘要: 系统、方法和装置改进了当触发器通过串行总线配置时,触发器定时的同步。一种数据通信装置具有接口电路,该接口电路将该数据通信装置耦合到串行总线,并且被配置为从该串行总线接收时钟信号;多个计数器,被配置为对该时钟信号中的脉冲进行计数;以及控制器,被配置为从该串行总线接收数据报,该数据报包括对应于该多个计数器的多个数据字节,当该对应的数据字节从该数据报被接收到时,基于对应的数据字节的内容为该多个计数器中的每个计数器配置计数值,使计数器中的每个计数器避免计数,直到所有该计数器都已经配置有计数值,并且当与该触发器相关联的计数器已经计数到零时,致动触发器。

    通用串行总线(USB)C型通信链路中的边带信令

    公开(公告)号:CN116529718A

    公开(公告)日:2023-08-01

    申请号:CN202180080352.0

    申请日:2021-10-13

    IPC分类号: G06F13/42

    摘要: 通用串行总线(USB)C型通信链路中的边带信令允许通过USB链路隧道传输的多个协议,其中边带信号可以通过边带使用(SBU)引脚来提供。此外,SBU引脚可以在不同模式的边带信号之间转变。特别地,初始模式中的信号可以指示到第二模式的需要或期望转变。在协商之后,链接的设备同意转变,这两个设备可以转变到第二模式。通过提供这种允许模式改变的带内边带信令,可以通过伴随的边带信令来隧道传输更多的协议,并且扩展了USB链路的灵活性。

    混合模式射频前端接口
    9.
    发明授权

    公开(公告)号:CN112639756B

    公开(公告)日:2024-02-09

    申请号:CN201980057744.8

    申请日:2019-09-05

    IPC分类号: G06F13/42

    摘要: 所描述的系统、装置和方法使得能够在使用单线链路的设备与使用多线链路的设备之间进行通信。在主设备处执行的一种方法包括在串行总线的数据线之上传送序列开始条件,序列开始条件指示是否要与由序列开始条件发起的事务同时地将时钟脉冲设置在串行总线的时钟线上的时钟信号中,当序列开始条件指示时钟脉冲要被同时地设置在时钟信号中时,在串行总线之上传送第一数据报,并且当序列开始条件指示没有时钟脉冲要被同时地设置在时钟信号中时,在串行总线之上传送第二数据报。可以在具有嵌入式定时信息的数据信号中传送第二数据报。

    使用共享时钟和专用数据线的I2C总线架构

    公开(公告)号:CN117222994A

    公开(公告)日:2023-12-12

    申请号:CN202280031357.9

    申请日:2022-03-25

    IPC分类号: G06F13/42

    摘要: 描述了在输入/输出焊盘使用没有预期增加的情况下提供点对点能力的系统、方法、装置和技术。在一些示例中,在主设备与多个从设备之间提供点对点数据线,并且使用由多个从设备共享的时钟信号来控制通信的定时。一种装置具有多个总线主电路和时钟生成电路,总线主电路被配置为控制与对应从设备的点对点通信,时钟生成电路被配置为当一个或多个总线主电路处于活动状态时在串行总线时钟信号中提供脉冲,并且还被配置为在所有总线主电路空闲时使串行总线时钟信号空闲。每个总线主电路可以被配置为根据由串行总线时钟信号提供的定时与其对应从设备通信,串行总线时钟信号通过公共时钟线发送到每个从设备。